高速数字电路设计-51页-1.0M.pdf
专辑类-电子基础类专辑-153册-2.20G 高速数字电路设计-51页-1.0M.pdf...
专辑类-电子基础类专辑-153册-2.20G 高速数字电路设计-51页-1.0M.pdf...
专辑类-数字处理及显示技术专辑-106册-9138M 数字系统设计与VerilogHDL-319页-9.3M.pdf...
专辑类-数字处理及显示技术专辑-106册-9138M 数字功放设计-24页-1.0M-PDF版-e文.pdf...
verilog数字系统设计-夏宇闻教材.rar...
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确...