基于FPGA的高速FIR数字滤波器设计
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先...
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先...
·基于DSP—TMS320C5402的FIR数字滤波器设计及实现...
FPGA-CPLD数字电路设计经验分享,FPGA-CPLD数字电路设计经验分享...
高速数字电路设计。第一章 互连的重要性,第二章 理想传输线构造,第三章 串扰,第四章 非理想连接问题,第五章 连接器,过孔和封装...
FIR数字滤波器设计FPGA实现的研究。流水线技术在文中得到了应用,提高了数据处理的速度...
FPGA&CPLD数字电路设计 数字滤波电路 设计...
FPGACPLD数字电路设计经验分享,CPLD...
FPGA/CPLD数字电路设计经验分享,包含许多常见设计问题。...
VHDL数字电路设计的电子书,很好的学习材料...
中国知名通信公司大唐电信FPGACPLD数字电路设计经验分享。...