虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字逻辑电路

数字逻辑电路》作者刘常澍,是由高等教育出版社2008年09月出版的关于逻辑电路的图书。主要内容重实践性,备有大量例题和习题。《数字逻辑电路》采用国家标准图形符号,在出现符号的地方对其所表示的意义进行简要的解释,使读者在学习《数字逻辑电路》的过程中逐渐学会识读常用的逻辑符号。数字逻辑电路
  • FPGA在相位激光测距信号处理技术中的应用

    本文简单介绍了脉冲式激光测距原理、相位式激光测距的原理及相位测量技术。根据课题的要求,给出了电路系统设计方案,选择了合适测相系统电路参数,分析了调制波的噪声对系统的影响,计算出能满足系统精度要求的最低信噪比,对偶然误差、信号变化幅度大小、零点漂移和电路的相位延迟等原因引起的测量误差,提出了具体的解决措施,这些措施提高了数字检相电路的测相精度和稳定性。  根据电路系统设计方案,着重对混频电路、整形电路和自动数字检相电路进行了较为深入的分析与讨论,其中自动数字检相电路采用大规模可编程逻辑器件FPGA实现。  文中述叙了利用FPGA实现自动数字检相的原理及方法步骤,分析了FPGA实现鉴相功能的可靠性。根据设计要求,选择合适的FPGA逻辑器件和配置器件,使用QuartusⅡ软件开发可编程逻辑器件及VHDL编程,给出了用QuartusⅡ软件进行数字检相测量的系统仿真结果和混频电路、比较电路、数字检相电路的实验结果,对在没有零角度位置标志信号和没有允许计数标志信号条件下的实验结果的精度进行了分析。根据误差结果分析,提出了下一步研究改进的措施和思路。  

    标签: FPGA 相位 激光测距 信号处理技术

    上传时间: 2013-07-25

    上传用户:天涯

  • 基于ARM的数字水印商标检测仪的设计研究

    论文通过分析国内外数字水印的发展现状,针对目前市场上假冒伪劣商品泛滥的实际问题,介绍了一种基于ARM9(S3C2410X)的数字水印商标检测仪的设计。 为了选择鲁棒性好的数字水印提取算法,论文介绍了用MATLAB对离散余弦变换、小波变换和基于主要特征方向向量的DCT和DWT相结合的算法的仿真过程,包括三种检测算法在无噪声且无攻击、有噪声、滤波以及RST攻击(旋转、放缩、平移)等情况。通过仿真结果的对比,最后选择了基于主要特征方向向量的DCT和DWT相结合的算法作为商标检测仪数字水印的提取算法。 在商标检测仪的软硬件实现过程中,论文首先介绍了检测仪的硬件设计,包括ARM9处理芯片及其外围扩展电路,采集设备,人机接口等部分。然后研究了基于ARM9的关于Bootload启动代码的引导以及Linux操作系统的移植,并建立了嵌入式交叉编译环境,为检测仪的设计和研究构建了一个良好的平台。在软件设计方面,主要介绍了用C语言实现基于主要特征方向向量的DCT和DWT相结合的算法,其中包括小波变换、离散余弦变换、Zigzag排列和相关检测程序等,另外,论文还对数字水印商标检测仪的图像采集、人机交互、终端显示等程序的设计方法进行了论述。

    标签: ARM 数字水印 商标 仪的设计

    上传时间: 2013-07-02

    上传用户:tdyoung

  • 基于ARM的数字仪表研究

    随着微处理器的发展,现代数字仪表发展迅速,功能不断增强。目前,数字仪表正朝着集成化、智能化、高精度、微功耗、高可靠性发展。人们对数字仪表的设计和性能指标也提出了更高的要求,ARM相对于单片机具有更强的处理能力和更好的处理效果,为高精度、智能化仪表的设计提供了一种新的途径。 论文首先介绍了国内外数字仪表的发展情况,并对常见的数字仪表进行了分类,分析了影响数字仪表性能的主要因素。综合数字仪表的性能特点并考虑实现成本,论文提出了一种基于ARM的五位半分辨率数字仪表设计方案,并详细介绍了仪表的总体设计思路、硬件电路设计、软件设计及数据处理方法。该设计采用LPC2148芯片为处理核心,使用VFD(真空荧光显示器)作为仪表人机界面,界面友好且无视角误差;考虑到在某些现场条件恶劣的情况下也能对数字仪表读数进行观测,采用LabVIEW7.1设计了上位机显示界面;构建了一个基于LPC2148的开发平台,基于平台设计了一款具有五位半分辨率的数字仪表,实现了电压、电流、电阻等测量功能,同时设计了温度读取、实时时钟计时、SD卡数据存储等功能,为仪表的智能化设计奠定了基础。 通过对该数字仪表运行情况进行记录,并对记录的大量数据进行分析,结果表明:所设计的数字仪表能稳定显示,其精度和显示分辨率均达到五位半精度的要求。

    标签: ARM 数字仪表

    上传时间: 2013-07-20

    上传用户:ligong

  • 基于FPGA 的QPSK 调制解调电路设计与实现Design and Realization of QPSK Modulation andDemodulation Circuit Based on F

    数字调制解调技术在数字通信中占有非常重要的地位,数字通信技术与FPGA的结合是现代通信系统发展的一个必然趋势。文中介绍了QPSK调制解调的原理,并基于FPGA实现了QPSK调制解调电路。

    标签: QPSK andDemodulation Realization Modulation

    上传时间: 2013-07-03

    上传用户:1142895891

  • 基于ARM的嵌入式数字视频记录系统研究

    随着现代电子信息技术和我国汽车制造业的强劲增长,汽车已不再是简单的交通工具,而是成为现代科技的载体。汽车的快速增长虽然使我们的出门更加便利,但同时也带来了诸多社会问题。如:交通事故率上升、交通事故判别和车辆的规范化管理难度加大等。论文针对以上问题提出了使用视频记录的解决方法。 论文设计了一种基于ARM的嵌入式数字视频记录系统。该系统能够将安装在汽车中的摄像头拍摄到的汽车前视景和仪表显示画面进行压缩并以文件的形式存储,事后通过回放系统将记录的文件进行播放,可以以此来规范车辆管理、判断交通事故原因和保障乘客安全。系统采用嵌入式技术并选用32位的ARM微控制器,使用先进的视频解码、编码芯片,成功实现对实时视频的采集、压缩及储存记录。介绍目前数字视频技术的发展及应用状况、阐述视频记录系统所涉及的视频压缩和嵌入式系统设计基本理论,提出视频记录系统的设计方案。重点对基于ARM的嵌入式数字视频记录系统的系统硬件、软件设计做了详细的论述。硬件部分以ARM芯片LPC2210为核心控制器,以SAA7113H和Z1510为视频压缩核心硬件,完成ARM最小系统、视频图像信号的解码和编码压缩电路、IDE储存接口等电路设计;软件部分采用稳定可靠的μC/OS-Ⅱ嵌入式实时操作系统,实现μC/OS-Ⅱ在LPC2210上的移植,完成系统的硬件初始化和IDE驱动的编写调试,使整个系统的各个部分能够协调的工作。 试验表明,基于ARM的嵌入式数字视频记录系统能够实现对数字视频信号的长时间实时采集、压缩记录。压缩后的数据符合MPEG-1标准。

    标签: ARM 嵌入式 数字视频 记录

    上传时间: 2013-07-07

    上传用户:万有引力

  • 电路实例详解

    49个电路实例详解 三位数字显示电容测试表电路图 市电电压双向越限报警保护器等

    标签: 电路实例

    上传时间: 2013-06-19

    上传用户:shenglei_353

  • FPGA技术在TETRA终端中的应用

    FPGA.技术在许多领域均有广泛的应用,特别是在无线通信领域里,越来越多的工程师在进行数字集成电路的设计时选择FPGA。而采用VHDL进行设计输入的设计方法有着不依赖器件,移植容易,能加快设计的特点。因而,VHDL。和FPGA器件结合,能大大提高设计的灵活性与效率,缩短了产品开发的周期,加快产品上市时间。 本课题来源于海信TETRA终端项目的一部分,设计并实现了TETRA终端基带电路与射频电路的接口模块设计,内容包括逻辑端口、SPI总线、VCO、旋钮模块以及时钟/同步脉冲接口模块的设计,实现了主处理器对外设的控制接口扩展。本文首先详细介绍了FPGA技术及其发展现状和趋势以及本课题所选用的现场可编程器件,同时较详细的介绍了VHDL语言及特点以及开发所用到的ISE软件。详细论述了FPGA各接口模块的设计、时序仿真波形的截取、FPGA的配置、各功能模块的集成以及总体测试结果和结论。

    标签: TETRA FPGA 中的应用

    上传时间: 2013-07-04

    上传用户:xoxoliguozhi

  • 基于FPGA的π4-DQPSK全数字中频发射机和接收机的实现

    本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的特点。 近年来现场可编程门阵列(FPGA)器件在芯片逻辑规模和处理速度等方面性能的迅速提高,用硬件编程实现无线功能的软件无线电技术在理论和实用化上都趋于成熟和完善,因此可以把数字调制,数字上/下变频,数字解调在同一块FPGA上实现,即实现了中频发射机和接收机一体化的片上可编程系统(SOPC,System On Programmabie Chip)。 本文首先根据指标要求对数字收发机方案进行设计,确定了适合不停车收费系统的全数字发射机和接收机的结构,接着根据π/4-DQPSK发射机和接收机的理论,设计并实现了基于FPGA的成形滤波器SRRC、半带滤波器HB和定时算法并给出性能分析,最后给出硬件测试平台上结果和测试结果分析。

    标签: DQPSK FPGA 全数字 中频

    上传时间: 2013-07-18

    上传用户:saharawalker

  • FPGA在雷达信号处理中的设计与应用

      本文首先介绍了利用FPGA设计数字电路系统的流程和雷达数字信号处理的主要内容。  在第二章中主要阐述了FIR数字滤波器的窗函数设计方法,并应用FIR滤波器设计数字动目标显示和数字动目标检测系统;脉冲压缩处理是现代雷达信号处理的一个重要组成部分,线性调频信号和二相巴克码的脉冲压缩处理方法在第三章做了重点描述。  Cyclone系列芯片是高性价比,基于1.5V、0.13um采用铜制层的SRAM工艺。它是第一种支持配置数据解压的FPGA芯片。论文设计的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片设计设计SD转换器,在QuartusⅡ4.0下采用VHDL语言和逻辑电路图结合的设计方法,经过仿真并最终实现了硬件设计。  设计结果表明电路性能可靠,SD转换的精度较高,完全满足设计的要求。

    标签: FPGA 雷达信号处理 中的设计

    上传时间: 2013-06-26

    上传用户:华华123

  • MPEG2图像加密的FPGA实现

    本论文讨论的是如何对符合DVB-T标准的数字图像无线监控系统中的MPEG2图像实现底层硬件的实时加/解密.数字图像无线监控系统是某公司研发的符合DVB-T标准的实时图像语音无线传输系统,通过对实时采集的图像等信息的发射与接收实现对远程现场的无线监控.为了保证图像数据在传输中的保密性,设计了基于FPGA的实时MPEG2图像加/解密系统.该系统由加/解密算法模块和密钥管理模块组成.加/解密算法模块完成发射机及接收机中的实时数据流的加/解密,该模块是基于FPGA的,采用美国国家标准DES(Dara Encryption Standard)算法,实现了对MPEG2 TS流的硬件加/解密.密钥管理模块完成加/解密模块的密钥产生、管理、控制、输入等功能.本论文首先介绍了密码学的基本知识及几种典型的加密体制和算法.接着介绍了DVB-T数字广播标准和数字图像无线监控系统的原理和系统结构.然后对图像加解密器的系统设计原理及实现做了详细介绍.在此基础上,介绍了FPGA中的加密算法的仿真及实现和密钥管理模块的实现.最后介绍了系统的硬件电路和整个系统的软硬件调试.本人的工作主要包括:1.查阅资料,了解密码学及DVB系统相关领域知识.2.根据项目要求设计基于FPGA的实时MPEG2图像加/解密系统方案.3.基于FPGA完成MPEG2图像的底层硬件加密及解密逻辑程序设计,并设计各个控制程序和驱动.4.设计系统原理图及电路板,完成系统的软硬件调试和与全系统的联调.

    标签: MPEG2 FPGA 图像加密

    上传时间: 2013-06-30

    上传用户:jiiszha