虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字通信

数字通信(digitaltelecommunications)是用数字信号作为载体来传输消息,或用数字信号对载波进行数字调制后再传输的通信方式。它可传输电报、数字数据等数字信号,也可传输经过数字化处理的语声和图像等模拟信号。
  • 清华无线通信课件ppt格式

    清华无线通信课件ppt格式,姚彦教授 清华大学微波与数字通信国家重点实验室

    标签: 清华 无线通信

    上传时间: 2015-06-12

    上传用户:huyiming139

  • 本书是数学通信领域的一本经典教材

    本书是数学通信领域的一本经典教材,通过对概率论及随机过程的复习,详细介绍了数字和模拟信源编码,数字调制信号和窄带信号与系统的特征、加性高斯白噪声中数字通信的调制和最佳调制与检测方法、基于最大似然准则的载波相位估计和定时同步的方法、不同信道模型的信道容量及随机编码、带限信道的信号设计、受到符号干扰恶化信号的解调与检测问题、自适应信道均衡、多信道与多载波调制、扩展频谱信号和系统、衰落信道上的数字通信。本书适合通信工程相关专业的高年级本科生、研究生及工程技术人员阅读。

    标签: 通信领域 教材

    上传时间: 2014-01-15

    上传用户:fandeshun

  • 数字控制振荡器(NCO

    数字控制振荡器(NCO,numerical controlled oscillator)是软件无线电、直接数据频 率合成器(DDS,Direct digital synthesizer)、快速傅立叶变换(FFT,Fast Fourier Transform) 等的重要组成部分,同时也是决定其性能的主要因素之一,随着芯片集成度的提高、在信号 处理、数字通信领域、调制解调、变频调速、制导控制、电力电子等方面得到越来越广泛的 应用。

    标签: NCO 数字控制 振荡器

    上传时间: 2017-07-15

    上传用户:nanshan

  • 同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上

    同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的FPGA实现了同步数字复接功能。 基群速率数字信号的合成设备和分接设备是电信网络中使用较多的关键设备,在数字程控交换机的用户模块、小灵通基站控制器和集团电话中都需要使用这种同步数字复接设备。近年来,随着需要自建内部通信系统的公司和企业不断增多,同步数字复接设备的使用需求也在增加。FPGA(现场可编程门阵列)器件的高性能简化了数字通信系统的设计与实现。本文基于FPGA的技术特点,结合数字复接技术的基本原理,实现了基群速率(2048kbps)数字信号的数字分接与复接。

    标签: FPGA 数字复接

    上传时间: 2013-12-20

    上传用户:ommshaggar

  • 数字无线技术

    主要简介数字通信原理及技术, 信道编码是通过信道编码器和译码器实现的用于提高信道可靠性的理论和方法。本文介绍了几种主要的信道编码技术,分析了他们的原理以及它在各个方面的应用和研究,并对各种编码方法的优缺点进行了总结,对信道编码的未来进行了展望。

    标签: 主要简介数字通信原理及技术

    上传时间: 2015-07-04

    上传用户:1314999

  • 通信原理及MATLABSimulink仿真

    本书共8章, 主要内容包括模拟通信系统和数字通信系统的基本概念, 信道与噪声的特征, 模拟调制传输, 模拟信号的数字传输, 数字信号的基带传输, 数字信号的频带传输, 同步原理等。

    标签: MATLABSimulink 通信原理 仿真

    上传时间: 2017-09-21

    上传用户:nr607

  • FPGA数字信号处理实现原理及方法何宾

    《FPGA数字信号处理实现原理及方法》是2010年清华大学出版社出版的图书,作者是何宾。本书全面而又系统地介绍了基于FPGA实现数字信号处理的原理及方法。全书包括12章和11个实验,主要内容包括数字信号处理设计导论、FPGA的硬件结构及运算功能、信号及其处理理论概述、CORDIC算法原理及实现、FIR滤波器和IIR滤波器的设计、其他常用数字滤波器的设计、重定时信号流图、数字通信信号处理原理及实现、自适应信号处理理论基础、基于FPGA的自适应信号处理实现、信号同步原理及实现、基于AccelDSP的数字信号处理的实现和实验部分。本书参考了大量最新的设计资料,内容新颖、理论和应用并重,充分反映了基于FPGA实现数字信号处理的最新方法和技术,可以帮助读者系统地掌握这些方法和技术。本书可作为相关专业开设FPGA数字信号处理课程的本科生和研究生教学参考书,亦可作为从事FPGA数字信号处理研究方向的相关教师、研究生和科技人员的自学参考书,也可作为Xilinx公司相关课程的培训用书。第1章 数字信号处理设计导论第2章 FPGA的硬件结构及运算功能第3章 信号及其处理理论概述第4章 CORDIC算法原理及实现第5章 FIR滤波器和IIR滤波器的设计第6章 其他常用数字滤波器的设计第7章 重定时信号流图第8章 数字通信信号处理原理及实现第9章 自适应信号处理理论基础第10章 基于FPGA的自适应信号处理实现第11章 信号同步原理及实现第12章 基于AccelDSP的数字信号处理的实现参考文献

    标签: fpga 数字信号处理

    上传时间: 2022-06-14

    上传用户:qdxqdxqdxqdx

  • 毕业设计(论文)通信系统基带数据资料

    正交频分复用(OFDM,Orthogonal Frequency Division Multiplexing)是当前一种非常热门的通信技术。它即可以被看作是一种调制技术,也可以被看作是一种复用技术。由于它具有抗多径衰落和频谱利用率高的特点,因此被广泛应用于高速数字通信领域,比如应用于IEEE 802.11a无线局域网(WLAN)的物理层等等。我的毕业设计的核心任务是:采用FPGA来实现一个基于OFDM技术的通信系统中的基带数据处理部分,即调制解调器。其中发射部分的调制器包括:信道编码(Reed-Solomon编码),交织,星座映射,FFT和插入循环前缀等模块。我另外制作了相应的解调器,可以实现上述功能的逆变换。另外,我还对OFDM技术,IEEE 802.11a的标准文献,基于Simulink的OFDM模型和仿真,ALTERA公司的技术和IP Core的使用等方面进行了研究。这些在文章中都有体现。

    标签: 毕业设计 论文 通信系统

    上传时间: 2022-07-29

    上传用户:

  • DVB系统信道编码的研究与FPGA实现.rar

    数字图像通信的最广泛的应用就是数字电视广播系统,与以往的模拟电视业务相比,数字电视在节省频谱资源、提高节目质量方面带来了一场新的革命,而与此对应的DVB(Digital Video Broadcasting)标准的建立更是加速了数字电视广播系统的大规模应用。DVB标准选定MPEG—2标准作为音频及视频的编码压缩方式,随后对MPEG—2码流进行打包形成TS流(transport stream),进行多个传输流复用,最后通过不同媒介进行传输。在DVB标准的传输系统中,无论是卫星传输,电缆传输还是地面传输,为了保障图像质量,使数字节目在传输过程中避免出现因受到各种信道噪声干扰而出现失真的现象,都采用了信道编码的方式来保护传输数据。信道编码是数字通信系统中一个必需的、重要的环节。 信道编码设计方案的优劣决定了DVB系统的成功与否,本文重点研究了DVB系统中的信道编码算法及其FPGA实现方案,主要进行了如下几项工作: 1)介绍了DVB系统信道编码的基本概念及特点,深入研究了DVB标准中信道编码部分的关键技术,并针对每个信道编码模块进行工作原理分析、算法分析。 2)根据DVB信道编码的特点,重点对信道编码中四个模块,包括扰码、RS编码、卷积交织编码和卷积编码的FPGA硬件实现算法进行了比较详细的分析,并阐述了每个模块及QPSK调制的设计方案及实现模块功能的程序流程。 3)在RS(204,188)编码过程中,利用有限域常数乘法器的特点,对编码器进行了优化,在很大程度上提高了编码效率,卷积交织器部分采用RAM移位法,实现起来更为简单且节省了FPGA器件内部资源。 4)设计以Altera公司的QuartusⅡ为开发平台,利用FPGA芯片EP1C6Q240C8完成了信道编码各模块及QPSK调制的硬件实现,通过Verilog HDL描述和时序仿真来验证算法的可行性,并给出系统设计中减少毛刺的方法,使系统更为稳定。最终的系统仿真结果表明该系统工作稳定,达到了DVB系统信道编码设计的要求。

    标签: FPGA DVB

    上传时间: 2013-06-26

    上传用户:allen-zhao123

  • 基于FPGA的RS255,223编解码器的高速并行实现.rar

    随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能强,不但可以纠正随机差错,而且对突发错误的纠错能力也很强,被广泛应用在数字通信、数据存储系统中,以满足对数据传输通道可靠性的要求。因此设计一款高性能的RS编解码器不但具有很大的应用意义,而且具有相当大的经济价值。 本文首先介绍了线形分组码及其子码循环码、BCH码的基础理论知识,重点介绍了BCH码的重要分支RS码的常用编解码算法。由于其算法在有限域上进行,接着介绍了有限域的有关理论。基于RS码传统的单倍结构,本文提出了一种八倍并行编码及九倍并行解码方案,并用Verilog HDL语言实现。其中编码器基于传统的线性反馈移位寄存器除法电路并进行八倍并行扩展,译码器关键方程求解模块基于修正的欧几里德算法设计了一种便于硬件实现的脉动关键方程求解结构,其他模块均采用九倍并行实现。由于进行了超前运算、流水线及并行处理,使编解码的数据吞吐量大为提高,同时延时更小。 本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL代码经过modelsim仿真验证,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上进行综合验证以及静态时序分析,综合软件为QUATURSⅡ V8.0。验证及测试表明,本设计在满足编解码基本功能的基础上,能够实现数据的高吞吐量和低延时传输,达到性能指标要求。本论文在基于FPGA的RS(255,223)编解码器的高速并行实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

    标签: FPGA 255 223

    上传时间: 2013-04-24

    上传用户:思琦琦