虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字追频控制

  • 利用传统旋钮接口控制AD5111

    数字电位计是机械电位计的最佳替代产品,因其具有小尺寸封装、更高可靠性、高精度和更小电压毛刺等优势。数字电位计可采用各种数字和手动接口。手动或按钮接口直接通过两个按钮开关进行控制, 例如AD5116或AD5228。按向上按钮可提高电阻,按向下按钮可降低电阻,如图1所示。

    标签: 5111 AD 旋钮接口 控制

    上传时间: 2013-10-11

    上传用户:wyiman

  • 宽带射频功率放大器的数字预失真技术研究

    本课题主要研究对象为数字预失真技术中的功放模型的建立及数字预失真算法的研究。功放的数学模型主要分为无记忆模型和记忆模型,分析了不同模型的参数估计的方法。针对以往常见的模型反转数字预失真算法,课题分析并使用了新颖的间接学习(indirect learning)数字预失真算法,从而有效避免了无法对功放模型进行求逆的缺陷,并在此架构下仿真了不同功放模型的参数估计对于数字预失真效果的影响。针对WCDMA移动通信基站系统中使用的宽带功率放大器,使用ADS和MATLAB软件联合仿真的形式来评估整个DPD系统的性能并使用实际功放进行了测试。

    标签: 宽带 射频功率放大器 数字预失真 技术研究

    上传时间: 2013-10-12

    上传用户:问题问题

  • 多制式数字视频信号转换电路的开发实践

      介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。

    标签: 制式 数字视频信号 实践 转换电路

    上传时间: 2013-12-16

    上传用户:nanshan

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • DC_DC开关电源模块并联供电系统均流控制研究

    介绍了由两个DC/DC开关电源模块并联构成的供电系统电路结构和工作原理。该系统采用ARM芯片STM32为主控芯片产生驱动功率开关器件MOSFET的PWM脉冲[1],对供电系统的输出电压和各个模块的输出电流均实现了全数字闭环PI控制。系统输出电压稳定,能实现两个模块电流的比例分配,同时具有输出负载短路及延时恢复功能。仿真和实验结果验证了控制技术的正确性和可行性。

    标签: DC_DC 开关电源模块 并联供电系统 均流

    上传时间: 2013-11-20

    上传用户:小码农lz

  • UCD系列数字电源控制器数据包错误校验

    UCD 系列数字电源控制器包括UCD3000 和UCD9000 两个系列,所使用的通讯协议都是电源管理总线(PMBus)协议。PMBus 有4 条信号线,分别是时钟、数据、告警以及控制。PMBus 传输层是基于低成本系统管理总线(SMBus),而SMBus 是个功能更为强健的标准I2C 串行总线的版本,具有分组错误检查和主机通知功能。为了提高通讯数据的可靠性,它们都内置了通讯数据错误校验(PEC)功能。UCD 系列控制器主要利用循环冗余校验(CRC)来实现PEC 功能。本文首先简单介绍CRC 原理,然后通过实例来说明PEC 校验字节如何产生的  

    标签: UCD 数字电源控制器 数据包 错误

    上传时间: 2013-11-11

    上传用户:1318695663

  • 基于Proteus的数字电压表仿真设计

     为了提高电压表的测量精度和性价比,提出了一种以AT89C51单片机为控制核心的,基于Proteus仿真技术的数字电压表设计方案。详细介绍了数字电压表的硬件电路设计和软件编程方法,并利用Proteus 软件进行了仿真调试。结果表明,所设计的数字电压表结构简单,性价比高,并具有较高的测量精度;同时,也证明了Proteus仿真软件的运用,可以有效地缩短单片机系统的开发周期,降低开发成本。

    标签: Proteus 数字电压表 仿真设计

    上传时间: 2013-11-10

    上传用户:xianglee

  • LK1628 LED驱动控制专用电路

    LK1628是一种带键盘扫描接口的LED驱动控制专用电路,内部集成有MCU数字接口、数据锁存器、LED驱动、键盘扫描等电路。且在输入端口内置上拉,可在应用方案中省去外部上拉电阻。采用CMOS工艺,VDD供电为5V,超强的输入端口干扰能力,输入端口内置上拉电阻,显示模式:4位×13段—7位×10段,按键扫描:10×2位。辉度调节电路(占空比8级可调),串行接口(CLK,STB,DI/O),振荡方式:内置RC振荡,内置上电复位电路,ESD HBM:﹥8KV,SOP28的封装形式。

    标签: 1628 LED LK 驱动控制

    上传时间: 2013-10-17

    上传用户:YUANQINHUI

  • 光纤传感器中光源的驱动与控制

    该方案通过采用恒流源、有源区温度控制以及波长锁定等技术方法来实现DFB LD 的稳频驱动及控制。试验表明,该方案可使得激光器的注入电流控制精度优于0.05%,温度控制精度达0.01 ℃,输出光谱线宽度< 0.2 nm. 此方案可广泛应用于光纤传感及通信等相关场合。

    标签: 光纤传感器 光源 驱动 控制

    上传时间: 2013-10-24

    上传用户:lwq11

  • 了解基于直流、射频和光的开关和控制方案

    吉时利强大的开关系统使得为任何应用配置最优化的解决方案变得简单,可以提供标准的或者定制化的解决方案。无论应用需要开关矩阵或者多路复用器,或者设计常规的DC、RF、微波、光电或者数字I/O信号等,吉时利都为您提供高性能、低成本的各种解决方案。

    标签: 直流 射频 开关 控制

    上传时间: 2013-11-02

    上传用户:范缜东苑