数字秒表主要由:分频器、扫描显示译码器、一百进制计数器、六十进制计数器(或十进制计数器与6进制计数器)、十二进制计数器(或二十四进制计数器)电路组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲,除此之外,数字秒表需有清零控制端,以及启动控制端、保持保持,以便数字时钟能随意停止及启动。数字秒表显示由时(12或24进制任选)、分(60进制)、秒(60进制)、百分之一秒(一百进制)组成,利用扫描显示译码电路在八个数码管显示
数字秒表,有分,秒,毫秒,精确度极高。使用verilong语言,程序短小精炼,非常值得参考。...
📅
👤 冇尾飞铊
FPGA 上的数字秒表及完整的显示功能。...
📅
👤 bibirnovis
这是一个用汇编做的数字秒表!!这是一个用汇编做的数字秒表...
📅
👤 天涯
数字秒表的设计,reset为归零设置,start为重新计时设置...
📅
👤 xieguodong1234
verilog HDL语言编写的数字秒表,仿真已经通过,可供参考...
📅
👤 chfanjiang