基于2812的一个测频程序 对于新手应该帮助不小
基于2812的一个测频程序 对于新手应该帮助不小...
基于2812的一个测频程序 对于新手应该帮助不小...
本VHDL源代码由顶层模块、测频模块、驱动模块、计算模块、LCD显示模块、复位模块组成,能精确检测从1--100M频率,误差极小且恒定。...
这是个用VHDL写的测频源程序,最大可测10M,你可以任意修改,但请你更新后发一份给我...
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。...
采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!...