搜索结果

找到约 13,229 项符合 数字处理器 的查询结果

学术论文 基于FPGA的FFT数字处理器的硬件实现

DFT(Discrete Fourier Transformation)是数字信号分析与处理如图形、语音及图像等领域的重要变换工具,直接计算DFT的计算量与变换区间长度N的平方成正比.当N较大时,因计算量太大,直接用DFT算法进行谱分析和喜好的实时处理是不切实际的.快速傅里叶变换(Fast Fourier Transformation,简称FFT)使DFT运算效率提高1~2个数量级.本 ...
https://www.eeworm.com/dl/514/12337.html
下载: 31
查看: 1056

单片机编程 DK4.1P-多功能数字卡拉OK处理器

LAXDK4.1P是多功能数字处理器,所有功能都通过双DSP处理实现。独立处理芯片实现全功能的参量均衡,精确分频,输出限幅。内置一个DSP效果器,包含两个独立的可编程引擎,分别处理回声、混响效果,实现无穷的效果组合。并且提供精确快速的反馈抑制功能。3路线路输入、背景音乐(BGM)功能,并带有同步视频切换。音乐通道配置7 ...
https://www.eeworm.com/dl/502/29143.html
下载: 42
查看: 1083

学术论文 基于DSP的异步电动机节能软起动器的研究.rar

电机直接启动时产生几倍于额定电流的冲击电流,不仅对电网造成不良影响,而且严重的影响电机的使用寿命。为了改善电机的启动特性,在电机领域采用由晶闸管控制的电机软启动器,基于电机软启动器的优良特性,本文提出了一种基于高速数字处理器TMS320LF2407A的高性能的异步电动机软起动器。 异步电机在轻载运行时,功率损耗增 ...
https://www.eeworm.com/dl/514/8177.html
下载: 138
查看: 1124

学术论文 基于DSP的变频电源电参数测量系统的设计.rar

变频电源具有低损耗和高效率等显著优点,其性能的优劣直接关系到整个系统的安全性和可靠性指标,随着工业上变频电源的广泛应用,对其性能参数的检测也越来越重要,因此对变频电源设备输出电参数进行测量方面的研究具有重要的意义。 论文综述了国内外各种交流变频电参数测量系统的研究现状和应用技术,根据变频设备的工作机 ...
https://www.eeworm.com/dl/514/8903.html
下载: 56
查看: 1068

源码 DSP资源程序

该资料可以帮助初学者学习DSP,DSP是一款强大的数字处理器
https://www.eeworm.com/dl/516588.html
下载: 1
查看: 86

学术论文 地面数字电视广播系统中SRRC滤波器及FFT处理器的设计与FPGA实现.rar

随着人们对数字电视和数字视频信息的需求越来越大,数字电视广播在中国迅速的发展起来。近几年,数字电视传输系统技术逐渐成熟,数字电视地面广播(DTTB)传输标准也于2006年8月30号正式出台。此标准技术是由我国多家单位联合研究的,具有自主知识产权的数字地面电视传输标准。DTTB系统标准的研究与仿真,具有巨大的实用价 ...
https://www.eeworm.com/dl/514/9208.html
下载: 52
查看: 1103

学术论文 数字信号处理器DSP入门学习

·数字信号处理器DSP入门学习
https://www.eeworm.com/dl/514/16031.html
下载: 190
查看: 1071

单片机编程 嵌入式处理器和数字信号处理器(DSP)选型手册

目 录 ADI处理器简介 ADI嵌入式处理器产品系列2 市场和应用. 3 技术短训班与大学计划  . 4 在线培训 可视化学习与开发. 5 开发工具 CROSSCORE开发工具  . . 7 VisualDSP++集成开发环境 8 扩展的开发工具产品 . 12 CROSSCORE 开发工具选型表  13 Blackfin和SHARC处理器的软件模块  . 14 其它支持 第三方 ...
https://www.eeworm.com/dl/502/29173.html
下载: 94
查看: 1057

DSP编程 基于DSP Builder数字信号处理器的FPGA设计

基于DSP Builder数字信号处理器的FPGA设计
https://www.eeworm.com/dl/516/31931.html
下载: 103
查看: 1090

DSP编程 基于DSP Builder数字信号处理器的FPGA设计

针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波 ...
https://www.eeworm.com/dl/516/31995.html
下载: 151
查看: 1050