·摘要: 以电机控制专用芯片TMS320F240DSP为控制核心,空间矢量脉宽调制(SVPWM)技术为理论依据,设计了一款高性价比的全数字小功率变频器;采用现代电力电子变换技术(AC-DC-AC)和高级数字信号处理器等技术,给出了一种小功率通用变频器的设计方案和详细硬件软件设计过程,利用软件实现了七段式SVPWM的生成,通过实验说明,所提出并设计的这种新型变频器结构简单,经济实用,具有良
上传时间: 2013-04-24
上传用户:axxsa
随着无线通信技术的不断发展,人们对移动通信及宽带无线接入业务需求的不断增长,无线频谱资源显得日益匮乏。因此,如何提高频谱利用率,一直以来就是无线通信领域研究的主要任务。认知无线电的提出成为当下解决频谱资源稀缺的一个有效方法。而认知无线电的特性要求认知无线系统必须具备一个可重构的自适应调制解调器。因此,对于认知无线电平台中自适应可重构调制解调器的深入研究具有重大的意义。 软件无线电是实现认知无线电的理想平台。本文首先阐述了软件无线电的基本工作原理及关键技术,对多速率信号处理中的内插和抽取、带通采样、数字下变频、滤波等技术进行了分析与探讨,为设计自适应可重构调制解调器的设计提供了理论基础。然后介绍了认知无线电系统的构成和基本工作方式,接着重点研究了其中通信模块的FPGA实现。在通信模块的实现中,研究了基于认知无线电的BPSK、π/4 DQPSK、8PSK及16QAM调制解调技术,简要论述了他们的基本概念和原理,并给出了设计方案。接着按信号流程逐一介绍了各个功能模块在DSP+FPGA硬件平台上的实现,并对得到的数据进行了分析,给出了性能测试结果。在此基础上,结合认知无线电系统的要求,提出了可变调制方式,可变传输带宽的自适应可重构调制解调器的设计方案,并对其中一些关键模块的硬件实现给出了分析,同时给出了收端波特率识别的策略。最后,论文提出了一些新的自适应技术,如波特率估计、信噪比估计等,并给出了应用这些技术的自适应调制解调器的改进方案。
上传时间: 2013-06-17
上传用户:alan-ee
文中基于多速率数字信号处理原理,设计了用于数字下变频技术的CIC抽取滤波器。通过分析CIC滤波器的原理及性能参数,利用MATLAB设计了符合系统要求的CIC滤波器,并通过FPGA实现了CIC滤波器的设计。
上传时间: 2013-11-19
上传用户:潜水的三贡
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。
上传时间: 2013-12-17
上传用户:xg262122
波形质量更好。论文介绍了五电平功率单元级联变频器的主电路拓扑结构特点、探讨了输入移相整流技术,运用坐标变换的方法推导和分析了单元级联变频器及异步电机矢量控制系统的数学模型。研究和比较了级联式变频器的几种PWM算法的特点,并选取载波相移层叠混合PWM方式为变频器的控制方式。提出了三点式五电平功率单元的开关控制策略,以及单元平衡控制的解决方案。并研究了矢量控制方法在中压级联变频器系统的应用。研究和完成了控制系统的软件、硬件方案设计,对于系统的两级旁路保护与实现、在线故障识别系统,DSP/CPLD冗余控制系统等关键技术进行了研究。同时对采取该变频器供电的异步电机PWM控制系统和异步电机矢量控制系统分别进行了仿真研究,成功研制了中压五电平单元级联变频器样机。在不同负载和不同实验条件下对变频器样机进行了满功率大电流实验,结果表明五电平功率单元级联变频器输出稳定,动态响应好,得到了满意的预期效果。论文最后对研究工作进行了总结,并提出了一些需要进一步探讨和解决的问题。
上传时间: 2013-11-12
上传用户:上善若水
LSB数字水印技术 数字水印(Digital Watermarking)技术是将一些标识信息(即数字水印)直接嵌入数字载体当中(包括多媒体、文档、软件等)或是间接表示(修改特定区域的结构),且不影响原载体的使用价值,也不容易被探知和再次修改。但可以被生产方识别和辨认。通过这些隐藏在载体中的信息,可以达到确认内容创建者、购买者、传送隐秘信息或者判断载体是否被篡改等目的。数字水印是信息隐藏技术的一个重要研究方向。 数字水印是实现版权保护的有效办法,是信息隐藏技术研究领域的重要分支。作为一种新型的有效的版权保护手段,数字水印技术倍受人们的关注。数字水印主要是通过在原始资料中嵌入秘密信息——水印,来证实资料的所有权。
上传时间: 2013-10-15
上传用户:清风冷雨
伺服与变频:伺服与变频的一个重要区别是: 变频可以无编码器,伺服则必须有编码器,作电子换向用. 一、两者的共同点: 交流伺服的技术本身就是借鉴并应用了变频的技术,在直流电机的伺服控制的基础上通过变频的PWM方式模仿直流电机的控制方式来实现的,也就是说交流伺服电 机必然有变频的这一环节:变频就是将工频的50、60HZ的交流电先整流成直流电,然后通过可控制门极的各类晶体管(IGBT,IGCT等)通过载波频率 和PWM调节逆变为频率可调的波形类似于正余弦的脉动电,由于频率可调,所以交流电机的速度就可调了(n=60f/2p ,n转速,f频率, p极对数) 二、谈谈变频器: 简单的变频器只能调节交流电机的速度,这时可以开环也可以闭环要视控制方式和变频器而定,这就是传统意义上的V/F控制方式。现在很多的变频已经通过数学 模型的建立,将交流电机的定子磁场UVW3相转化为可以控制电机转速和转矩的两个电流的分量,现在大多数能进行力矩控制的著名品牌的变频器都是采用这样方 式控制力矩,UVW每相的输出要加摩尔效应的电流检测装置,采样反馈后构成闭环负反馈的电流环的PID调节;ABB的变频又提出和这样方式不同的直接转矩 控制技术,具体请查阅有关资料。这样可以既控制电机的速度也可控制电机的力矩,而且速度的控制精度优于v/f控制,编码器反馈也可加可不加,加的时候控制 精度和响应特性要好很多。 三、谈谈伺服: 驱动器方面:伺服驱动器在发展了变频技术的前提下,在驱动器内部的电流环,速度环和位置 环(变频器没有该环)都进行了比一般变频更精确的控制技术和算法运算,在功能上也比传统的伺服强大很多,主要的一点可以进行精确的位置控制。通过上位控制 器发送的脉冲序列来控制速度和位置(当然也有些伺服内部集成了控制单元或通过总线通讯的方式直接将位置和速度等参数设定在驱动器里),驱动器内部的算法和 更快更精确的计算以及性能更优良的电子器件使之更优越于变频器。 电机方面:伺服电机的材料、结构和加工工艺要远远高于变频器驱动的交流电机 (一般交流电机或恒力矩、恒功率等各类变频电机),也就是说当驱动器输出电流、电压、频率变化很快的电源时,伺服电机就能根据电源变化产生响应的动作变 化,响应特性和抗过载能力远远高于变频器驱动的交流电机,电机方面的严重差异也是两者性能不同的根本。就是说不是变频器输出不了变化那么快的电源信号,而 是电机本身就反应不了,所以在变频的内部算法设定时为了保护电机做了相应的过载设定。当然即使不设定变频器的输出能力还是有限的,有些性能优良的变频器就 可以直接驱动伺服电机!!! 四、谈谈交流电机: 交流电机一般分为同步和异步电机 1、交流同步电机:就是转子是由永磁材料构成,所以转动后,随着电机的定子旋转磁场的变化,转子也做响应频率的速度变化,而且转子速度=定子速度,所以称"同步"。 2、交流异步电机:转子由感应线圈和材料构成。转动后,定子产生旋转磁场,磁场切割定子的感应线圈,转子线圈产生感应电流,进而转子产生感应磁场,感应 磁场追随定子旋转磁场的变化,但转子的磁场变化永远小于定子的变化,一旦等于就没有变化的磁场切割转子的感应线圈,转子线圈中也就没有了感应电流,转子磁 场消失,转子失速又与定子产生速度差又重新获得感应电流。。。所以在交流异步电机里有个关键的参数是转差率就是转子与定子的速度差的比率。 3、对应交流同步和异步电机变频器就有相映的同步变频器和异步变频器,伺服电机也有交流同步伺服和交流异步伺服,当然变频器里交流异步变频常见,伺服则交流同步伺服常见。
标签: 伺服
上传时间: 2013-11-17
上传用户:maqianfeng
MATLAB程序的仿真比较。随后,针对QPsK,详细讨论了其基本原理和具体的实现算法,并进行了仿真验证,然后选用HSP502巧数字上变频芯片和HSP50214B数字下变频芯片,设计了数字调制、解调器的实现方案。最后,作为对整个数字视频图像传输系统的宏观认识,利用M户JLAB中的实时建模仿真Simullnk库对典型的视频图像传输系统一数字视频广播系统(D vB),进行了建模、仿真和初步的分析,结果表明:在高斯白噪声的传输环境下,系统采取的一系列抗干扰措施,包括内、外码级联的信道纠错编码和先进的调制技术(o FDM)等,保证了信源信息传输的有效进行。
上传时间: 2013-12-26
上传用户:songrui
5 ledblink -- 跑马灯程序 该项目在SDT2.51下编译调试。最简单的demo程序,运行后3个发光二极管轮流点亮。 6 timerint -- 定时器中断demo程序 该项目在SDT2.51下编译调试。将子目录timerint拷贝到c:\ 下。 该demo程序的主程序是while空循环,定时器中断服务程序每500ms将3个LED反相。 在57600超级终端里也可以看到中断发生时的信息。 7 uart -- 串口测试程序 该项目在SDT2.51下编译调试。运行后在57600的超级终端里等待PC键盘的输入,当按下 a 或 b 或 c 按键时,超级终端里将显示 You Pressed a ,You Pressed b ,You Pressed c .
上传时间: 2015-05-05
上传用户:aix008
由于电子商务广泛采用公开密钥技术,职能部门有必要对公钥加以管理。本文简要介绍了基于PKI的密钥托管技术及密钥托管代理的概念,分析了密钥托管的步骤,以及政府部门在密钥托管代理的帮助下强制访问信息的过程。 关键词:密钥托管 证书授权认证 公开密钥 公钥基础设施 托管证书 网络的安全问题得到人们的日益重视。网络面临的威胁五花八门:内部窃密和破坏,截收,非法访问,破坏信息的完整性,冒充,破坏系统的可用性,重演,抵赖等。于是公钥基础设施(Public Key Infrastructure,PKI)应运而生。PKI是电子商务和其它信息系统的安全基础,用来建立不同实体间的"信任"关系。它的基础是加密技术,核心是证书服务。用户使用由证书授权认证中心(Certificate Authority,CA)签发的数字证书,结合加密技术,可以保证通信内
上传时间: 2013-12-18
上传用户:tonyshao