本课题提出了一套采用直流斩波技术的永磁无刷直流电机的调速控制系统。一方面研制了一种新颖的端电压逻辑换相控制策略,它通过分析电机三相绕组端电压的大小关系得出控制逆变桥开关管导通的信号。结合电机预定位起动原理,设计出的端电压逻辑信号分析处理电路,有效克服了电机起动的困难,确保电机的顺利起动,并在实验结果中得到了论证。这种完全用硬件电路来实现电机的电子换相,无疑大大降低了控制系统的成本,具有一定的实用价值。另一方面采用直流斩波技术的无刷直流电机调速系统,从而大大减小了电流的脉动。本文阐述的方法不但适用于一般的三相四线制无刷直流电机,还适用于三相三线制的电机,从而扩大了其应用的范围。 本论文先对无位置传感器永磁无刷直流电动机的结构和基本原理进行了详细的介绍;然后分别着重介绍了两个部分的设计工作:无刷直流电机的驱动控制和采用直流斩波技术的调速系统;最后给出了相关的实验结果和结论。 根据上述设计方案设计的无位置传感器永磁无刷直流电动机调速控制系统,可以实现电机的平滑起动、无振动和失步现象,具有良好的调速性能。
上传时间: 2013-04-24
上传用户:ljmwh2000
随着自动化技术的发展和城市化进程的加快,照明用电占人类总发电量的比重也越来越大,对电子镇流器的要求也越来越高,即功率因数高低的要求更加明确,功率因数高低已成为综合衡量整流设备的一个重要指标。 本次课题采用功率因数控制芯片UC3854为核心,设计了一种较宽电压输入范围、固定电压输出的250W的AC/DC变换器。对该变换器所用的有源功率因数校正(APFC)系统与UC3854芯片的原理和结构做了详细的分析与讨论,介绍了UC3854的管脚排列及功能。所设计的以UC3854为核心的有源功率因数校正器能在90V~220V的宽电压输入范围内得到稳定的380V直流电压输出,并使功率因数达到0.99以上。 MATLAB强大的信号分析处理能力对高效地设计APFC系统及整定各个环节的参数带来了极大便利。本文同时也采用MATLAB设计实现了一个有源功率因数校正器的仿真,用SIMULINK已有模块模拟了UC3854的控制过程,给出了仿真电路和波形。 本文创新性的将系统工程引入APFC电路中,将系统工程中的建模分析和状态空间法应用到此次设计的系统中,使得此次工程设计提升到了抽象的数学概念上。用数学模型可以表达出主电路的工作原理,从状态空间法中找出了改变系统动态性能的相应参数,为此类电路的设计提供了理论依据。
上传时间: 2013-05-24
上传用户:15736969615
本文以滤波技术飞速发展,小波滤波优越性的凸现,以及虚拟仪器的易操作等良好特性为背景,以简单易行和滤波效果良好为研究目的,展开本文信号滤波处理的研究工作。 在深入研究三种小波滤波方法原理和优缺点的基础上,本文提出了一种新的优化滤波方法,包括以下三个方面: 首先,将静态小波变换(SWT)应用于滤波处理。利用SWT的平移不变性和冗余性来进行含噪信号的分解,这样不仅弥补了正交小波变换的不足,而且提高了滤波性能。 然后,提出了基于空域相关的优化阈值函数滤波算法。该算法把小波系数间的相关性应用于阈值滤波。它是在构造出基于空域相关的显著性函数和基于显著性函数的阈值滤波过程的基础上,提出了基于空域相关的优化阈值函数,并且把极小化广义交叉验证(GCV)得到均方差(MSE)意义下的最优阈值作用于该优化阈值函数。该滤波算法不仅实现了噪声的有效去除,而且信号的重要特征也保留完好; 最后,引入了新型锁相环--正交锁相环(QPLL)。鉴于QPLL不仅具有锁定范围宽、入锁速度快、锁定后精度高的性能,而且还具有良好的抑制谐波、噪声的能力,以及对波形畸变不敏感等良好特性,所以QPLL的引入达到了信号锁定和优化滤波的目的,使优化滤波方法的设计更具新意,而且取得了更好的滤波效果。 为了验证优化滤波方法,本文搭建了实验平台,它是由FPGA信号采集部分和LabVIEW软件滤波处理两个部分构成。通过传感器采集信号,经过A/D转换后送入FPGA。以FPGA为CPU控制A/D转换,并进行波形数据缓存,在接收到LabVIEW的命令后,将存储的数据送给串口。在LabVIEW中,从串口检测所需的波形数据,然后通过优化滤波方法将数据进行滤波处理,最后在前面板中把实验结果显示出来。 实验结果表明,该优化滤波方法不仅能实现优良的滤波功能,而且简单易行,是一种有效的滤波方法。
上传时间: 2013-07-20
上传用户:gokk
对一些信号的监测尤其是对电压、电流、温度等模拟量的监测有着很广泛的应用,通过监测到的数据,可以对系统相关设置进行及时调整,为人们的生产生活带来便利与保证。 系统采用Actel公司先进的模数混合FPGA以及Actel公司的SOPC设计解决方案,单芯片实现以CortexMI处理器为核心的片上监测系统。它可以完成对电压、电流、温度等模拟量的监测,系统模拟模块将采集到的数据ADC后送给处理器Cortex-MI进行处理,通过串行口,以太网口和OLED,实现与PC主机交互,板上实时显示以及远程主机检测功能。借助于Actel的先进的新型fusion模数混合FPGA器件,单芯片实现可直接对外部模拟信号进行处理的数模混合系统,简化了设计;对电压,电流,温度等模拟量的测控在日常生活中有很重要的意义,该系统在智能家电,电源监控以及微控制器等领域有广泛的应用前景。 本文研究的主要内容包括: 1.对现有嵌入式设计方法进行比较,确定系统设计目标并选择SOPC方案设计系统; 2.系统硬件平台设计; 3.系统软件设计。
上传时间: 2013-06-14
上传用户:tuilp1a
视频监控一直是人们关注的应用技术热点之一,它以其直观、方便、信息内容丰富而被广泛用于在电视台、银行、商场等场合。在视频图像监控系统中,经常需要对多路视频信号进行实时监控,如果每一路视频信号都占用一个监视器屏幕,则会大大增加系统成本。视频图像画面分割器主要功能是完成多路视频信号合成一路在监视器显示,是视频监控系统的核心部分。 传统的基于分立数字逻辑电路甚至DSP芯片设计的画面分割器的体积较大且成本较高。为此,本文介绍了一种基于FPGA技术的视频图像画面分割器的设计与实现。 本文对视频图像画面分割技术进行了分析,完成了基于ITU-RBT.656视频数据格式的画面分割方法设计;系统采用Xilinx公司的FPGA作为核心控制器,设计了视频图像画面分割器的硬件电路,该电路在FPGA中,将数字电路集成在一起,电路结构简洁,具有较好的稳定性和灵活性;在硬件电路平台基础上,以四路视频图像分割为例,完成了I2C总线接口模块,异步FIFO模块,有效视频图像数据提取模块,图像存储控制模块和图像合成模块的设计,首先,由摄像头采集四路模拟视频信号,经视频解码芯片转换为数字视频图像信号后送入异步FIFO缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频图像分割的功能。从而验证了电路设计和分割方法的正确性。 本文通过由FPGA实现多路视频图像的采集、存储和合成等逻辑控制功能,I2C总线对两片视频解码器进行动态配置等方法,实现四路视频图像的轮流采集、存储和图像的合成,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,同时提高了系统的灵活性。
上传时间: 2013-04-24
上传用户:gundan
一般由信源发出的数字基带信号含有丰富的低频分量,甚至直流分量,这些信号往往不宜直接用于传输,易产生码间干扰进而直接影响传输的可靠性,因而要对其进行编码以便传输。传统的井下信号在传输过程中普遍采用曼彻斯特码的编解码方式,而该方式的地面解码电路复杂。FPGA(现场可编程门阵列)作为一种新兴的可编程逻辑器件,具有较高的集成度,能将编解码电路集成在一片芯片上,而HDB3码(三阶高密度双极性码)具有解码规则简单,无直流,低频成份少,可打破长连0和提取同步方便等优点。基于上述情况,本文提出了基于FPGA的}tDB3编译码设计方案。 该研究的总体设计方案包括用MATLAB进行HDB3编译码算法的验证,基于FPGA的HDB3码编译码设计与仿真,结果分析与比较三大部分。为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真;最后将算法验证结果与仿真结果作一对比,分析该研究的可行性与可靠性。 研究表明,基于FPGA的HDB3编译码设计具有体积小,译码简单,编程灵活,集成度高,可靠等优点。
上传时间: 2013-05-26
上传用户:teddysha
针对现代中低压电网电能质量的监测及谐波治理的需要,论文综合运用嵌入式技术、现代信号处理技术、虚拟仪器技术设计了一种新型低功耗、集成化的电网参数监测仪。此系统实现了对三相电网相/线电压、电流、有功功率、无功功率、视在功率、电网频率、功率因数以及三相电压、电流的31次以内谐波的实时监测。 论文分析了基于微处理器的电力系统基本参数的测量原理;对被测信号的交流参量通过抽样方法获得,由多点的抽样数据统计得到的结果可以减小随机误差的影响;基于DFT和FFT的谐波测量原理,将FFT应用于谐波分析获得信号的频域参数;针对谐波测量中的混叠误差设计了二阶抗混叠滤波器;分析了非同步采样和对非时限信号的截断造成的频谱泄露和栅栏效应及其对谐波测量精度的影响。讨论了常用的几种窗函数对频谱泄漏的抑制作用,在此基础上选择加海明窗对采样信号进行处理;针对DDS具有高精度频率合成的特点,将其应用到电网信号的采样上,提高了采样的同步性,使得测量精度满足了系统的要求。上述方法需要大量快速的迭代运算,系统微处理器选用了32位ARM芯片LPC2132,提高了系统的数据处理能力和实时性。系统供电电源采用了开关电源、减小了体积,提高了效率;完成了下位机数据采集部分、二阶抗混叠滤波器、测频电路及通信模块电路的设计;最后介绍了软件设计部分,主要包含了数据采集的实现过程,FFT程序的设计,给出了各部分程序的流程图;系统上位机软件设计了电网数据处理程序,该软件以LabWindows/CVI6.0为开发平台,利用CVI丰富的库函数,完成对数据的处理、显示和记录等工作,并采用双线程运行模式,在数据采集和处理的同时完成了显示、命令的发送和运行曲线等功能。 按上述方案设计的样机经过三次电路制作与软件调试,主要技术参数达到了设计要求,通过了实验室测试,目前正在电力系统谐波治理系统中进行工业实验。
上传时间: 2013-04-24
上传用户:我好难过
发电机是电力系统的关键设备,如何有效监测发电机的工作状态一直是电力部门研究的重要课题之一。发电机可以正常工作,其中绝缘体部分起着不可或缺的作用,以前的发电机绝缘体监测系统都存在着一些不足,比如精度低,适用范围窄等。基于此原因,本文介绍了FJR装置,它可以用来监测发电机绝缘体是否出现过热或老化的情况,为发电机的安全运行提供了保障。该装置具有很高的灵敏度,可适合于空冷、水冷等不同发电机。整个检测系统分为气路和电路两部分,气路部分负责将发电机绝缘体的状况转化成电流信号,而电路部分负责对这些电流信号进行处理。文中将FJR系统的气路部分等效为一个黑盒子,而重点介绍其电路部分。电路部分主要的功能是采集从气路传送过来的两路电流信号,并进行计算和分析,决定是否报警,同时将采集到的数据和分析的结果定性地显示给工作人员。 本文第一章介绍了课题的研究背景,并在此基础上提出了课题的必要性和研究方向;第二章从整体入手,对监测系统的功能进行了分析,明确了要实现的功能和目标,并提出了使用ARM做上位机,负责系统控制和界面显示,DSP做下位机负责信号的采集和计算;后面几章则分别介绍了系统的各个模块;第三章主要介绍嵌入式系统及其软件开发,包括系统的设计以及各个功能的实现,比如串口通信、CF卡存储等等,从本章中可以了解到系统的界面显示内容和键盘操作步骤;第四章介绍了负责信号采集和计算的DSP系统,并且详细介绍了实现各项功能时所用到的外部设备,包括RTC时钟,AD采样芯片等;本章接下来阐述了DSP和ARM两个模块如何通过双口RAM实现通信以及通信帧的格式;第五章介绍了系统中的一些硬件电路,包括模拟放大器等,使得读者可以更全面地了解本系统,同时在本章作者还总结了一些电路板设计的心得和体会。论文最后一章对本文所做的工作进行了总结,指出了需要改进之处,也指明了以后进一步研究的任务和方向。
上传时间: 2013-04-24
上传用户:Pzj
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
以嵌入式计算机为技术核心的嵌入式系统是继网络之后,又一个IT领域新的技术发展方向。由于嵌入式系统具有体积小、性能强、功耗低、可靠性高等特点,目前已经广泛的应用在国防、消费电子、信息家电、网络通信、工业控制等领域。其中具有代表意义的是32位的控制器和嵌入式操作系统的应用。 本文是以弧焊机器人的焊缝跟踪系统为例,研究了基于嵌入式实时操作系统μC/OS-Ⅱ和32位ARM微处理器的嵌入式系统的实现。该焊缝跟踪应用系统实例实现的功能是使弧焊机器人能及时检测并自动纠正当前焊接点与焊缝之间出现的偏差,以提高弧焊机器人的智能化水平。 论文首先介绍了32位的ARM控制器工作原理,然后介绍了嵌入式操作系统的工作原理以及焊缝信号的处理原理,在此基础上设计了弧焊机器人焊缝跟踪系统的硬件电路,最后完成了嵌入式操作系统μC/OS-Ⅱ在S3C44BOX上的移植工作,并且编写和调试了控制软件。基本上达到了控制要求。
上传时间: 2013-04-24
上传用户:mpquest