一款基于B/S方式的专业网络考试系统。本考试支持名词解释、填空题、判断题、单选题、多选题、简答题、论述题、阅读理解,而且考试各题型的题量可以由管理员自己设定。 试卷可以分随机出卷和人工出卷,并有相应权限的老师进行批改
上传时间: 2017-09-14
上传用户:TF2015
该在线考试关系统(B/S结构)主要采用JAVA语言开发涉及主要WEB技术有:Struts+Spring+Hibernate框架,html,javascript,css,ajax技术。开发工具:MyEclipse 服务器:tomacat5.5 数据库:oracle9
标签: Hibernate Struts Spring JAVA
上传时间: 2017-09-16
上传用户:秦莞尔w
实现计算数字a选数字b的组合结果。程序机构简单,在matlab里面输入文件名字和组合参数就可以运行。
上传时间: 2017-09-17
上传用户:change0329
本系统以采用一种结合B/S和Web的方式开发的中小企业办公自动化系统为例讨论办公自动化系统的设计与实现。
上传时间: 2014-01-15
上传用户:xwd2010
2015年全国大学生电子设计竞赛风力摆控制系统(B题),附源代码及设计方案分析和报告。
上传时间: 2016-05-25
上传用户:psypj
软件无线电(Software Defined Radio)是无线通信系统收发信机的发展方向,它使得通信系统的设计者可以将主要精力集中到收发机的数字处理上,而不必过多关注电路实现。在进行数字处理时,常用的方案包括现场可编程门阵列(FPGA)、数字信号处理器(DSP)和专用集成电路(ASIC)。FPGA以其相对较低的功耗和相对较低廉的成本,成为许多通信系统的首先方案。正是在这样的前提下,本课题结合软件无线电技术,研究并实现基于FPGA的数字收发信机。 @@ 本论文主要研究了发射机和接收机的结构和相关的硬件实现问题。首先,从理论上对发射机和接收机结构进行研究,找到收发信机设计中关键问题。其次,在理论上有深刻认识的基础上,以FPGA为手段,将反馈控制算法、反馈补偿算法和前馈补偿算法落实到硬件电路上。同步一直是数字通信系统中的关键问题,它也是本文的研究重点。本文在研究了已有各种同步方法的基础上,设计了一种新的同步方法和相应的接收机结构,并以硬件电路将其实现。最后,针对所设计的硬件系统,本文还进行了充分的硬件系统测试。硬件测试的各项数据结果表明系统设计方案是可行的,基本实现了数字中频收发机系统的设计要求。 @@ 本文中发射机系统是以Altera公司EP2C70F672C6为硬件平台,接收机系统以Altera公司EP2S180F1020C3为硬件平台。收发系统均是在Ouartus Ⅱ 8.0环境下,通过编写Verilog HDL代码和调用Altera IP core加以实现。在将设计方案落实到硬件电路实现之前,各种算法均使用MATLAB进行原理仿真,并在MATLAB仿真得到正确结果的基础上,使用Quartus Ⅱ 8.0中的功能仿真工具和时序仿真工具进行了前仿真和后仿真。所有仿真结果无误后,可下载至硬件平台进行调试,通过Quartus Ⅱ 8.0中集成的SignalTap逻辑分析仪,可以实时观察电路中各点信号的变化情况,并结合示波器和频谱仪,得到硬件测试结果。 @@关键词:SDR;数字收发机;FPGA;载波同步;符号同步
上传时间: 2013-04-24
上传用户:diaorunze
本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的特点。 近年来现场可编程门阵列(FPGA)器件在芯片逻辑规模和处理速度等方面性能的迅速提高,用硬件编程实现无线功能的软件无线电技术在理论和实用化上都趋于成熟和完善,因此可以把数字调制,数字上/下变频,数字解调在同一块FPGA上实现,即实现了中频发射机和接收机一体化的片上可编程系统(SOPC,System On Programmabie Chip)。 本文首先根据指标要求对数字收发机方案进行设计,确定了适合不停车收费系统的全数字发射机和接收机的结构,接着根据π/4-DQPSK发射机和接收机的理论,设计并实现了基于FPGA的成形滤波器SRRC、半带滤波器HB和定时算法并给出性能分析,最后给出硬件测试平台上结果和测试结果分析。
上传时间: 2013-06-23
上传用户:chuckbassboy
本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的特点。 近年来现场可编程门阵列(FPGA)器件在芯片逻辑规模和处理速度等方面性能的迅速提高,用硬件编程实现无线功能的软件无线电技术在理论和实用化上都趋于成熟和完善,因此可以把数字调制,数字上/下变频,数字解调在同一块FPGA上实现,即实现了中频发射机和接收机一体化的片上可编程系统(SOPC,System On Programmabie Chip)。 本文首先根据指标要求对数字收发机方案进行设计,确定了适合不停车收费系统的全数字发射机和接收机的结构,接着根据π/4-DQPSK发射机和接收机的理论,设计并实现了基于FPGA的成形滤波器SRRC、半带滤波器HB和定时算法并给出性能分析,最后给出硬件测试平台上结果和测试结果分析。
上传时间: 2013-07-18
上传用户:saharawalker
软件无线电是无线电领域研究的热点。现阶段限于硬件的发展水平,大多采用宽带中频带通采样数字化结构,数字中频技术就成为实现该结构的关键技术。目前FPGA器件在数字信号处理技术的实现方面发挥着越来越重要的作用。本文目的正是要把这两者相结合,使数字中频处理在FPGA中得到实现,满足具体的应用要求。 首先,对软件无线电体系和数字中频处理结构进行了研究;其次,在信号采样理论、多速率数字信号处理理论、滤波器设计理论、FPGA硬件数字算法等理论的基础上,结合本文的应用需要,提出了适合于FPGA实现的数字化中频处理的系统方案:采用多相结构来高效的实现抽取,并用FIR滤波器作为低通抗混叠滤波器来实现6倍抽取的抗混叠滤波。对系统进行了Matlab仿真,以验证系统方案的可行性。再次,具体通过Vefilog编程在FPGA中硬件实现该数字中频系统。其中包括混频器模块、抽取滤波器模块、信号产生器模块。 最后对该系统进行了软件仿真和硬件功能验证,结果表明数字中频系统性能达到了设计要求。
上传时间: 2013-07-26
上传用户:zhouli
针对数字预失真系统对反馈链路平坦度的要求,提出一种在不断开模拟链路的前提下,采用单音测量WCDMA<E混模基站射频拉远单元反馈链路的增益平坦度,并采用最小二乘法,分别拟合射频、本振和中频的增益的方法。采用MATLAB工具产生滤波器系数,在基本不增加复杂度的基础上,通过DPD软件离线补偿中频的增益不平坦度。实际应用取得良好的补偿效果。
上传时间: 2013-10-18
上传用户:haohaoxuexi