用verilog编写的抢答器程序。由硬件思维编写,由一个多路开关和一个触发器构成,比起c,简单并且稳定。
上传时间: 2014-11-12
上传用户:frank1234
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
上传时间: 2017-02-01
上传用户:refent
电子工程(报告) >> [数字电子课程设计] 七段数码显示译码器设计[数字电子课程设计] 七段数码显示译码器设计 购买...(1)学习7数码显示译码器设计 (2)学习VHDL的多层次设计方法。 二、设计任务及要求: (1)实验内容1:说明程序1的...
上传时间: 2013-12-24
上传用户:sclyutian
数字竞赛抢答器,数电课设,质量保真
上传时间: 2017-02-02
上传用户:ANRAN
通信原理编码器设计,用java实现,可以在大多数操作系统上运行
上传时间: 2014-08-06
上传用户:15736969615
数字抢答器 新型的功能强大的抢答器 使用方便 原理容易理解
上传时间: 2017-02-12
上传用户:liuchee
U盘读写器设计,包括CBW,CSW,UFI。
上传时间: 2013-12-03
上传用户:Amygdala
利用计数器和分频器设计一个实时的时钟。一共需要1个模24计数器、2个模6计数器、2个模10计数器、一个生成1Hz的分频器和6个数码管解码器。最终用HEX5~HEX4显示小时(0~23),用HEX3~HEX2显示分钟(0~59),用HEX1~HEX0显示秒钟(0~59)。
上传时间: 2014-12-20
上传用户:dbs012280
低噪声震荡器设计资料,网上找来的,比较好的 资料
上传时间: 2013-12-24
上传用户:youlongjian0
:传统的交通灯控制器多数由单片机或PLC来实现,文中介绍了基于VHDL硬件描述语言进行交通灯控制 器设计的一般思路和方法。选择XIL INX公司低功耗、低成本、高性能的FPGA芯片,采用ISE5. X和MODELSIM SE 6. 0开发工具进行了程序的编译和功能仿真。最后给出了交通灯控制器的部分VHDL源程序和仿真结果,仿 真结果表明该系统的设计方案正确。
上传时间: 2013-12-20
上传用户:wang0123456789