开发工具:keil7 主要IC:at89c51sdnd1(atmel) 说明:mp3播放器详细设计方案,包括电路原理图,物料,源码,下载工具,开发文档,芯片datasheet等。 用途:单芯片mp3的设计实现。
上传时间: 2013-12-21
上传用户:410805624
一个可视化编辑器的基础结构,是学习Swing、spring IOC和设计模式的好例子
上传时间: 2014-07-13
上传用户:moerwang
三八译码器的源代码,在quartus II 6.0中进行进行设计的,有vhdl源代码
上传时间: 2015-09-05
上传用户:181992417
数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序 列(伪随机序列)理论之上的。解扰是加扰的逆过程,恢复原始的数字信号。 如果数字信号具有周期性,则信号频谱为离散的谱线,由于电路的非线 性,在多路通信系统中,这些谱线对相邻信道的信号造成串扰。而短周期信号 经过扰码器后,周期序列变长,谱线频率变低,产生的非线性分量落入相邻信 道之外,因此干扰减小。 在有些数字通信设备中,从码元“0”和“1”的交变点提取定时信息,若 传输的数字信号中经常出现长的“1”或“0”游程,将影响位同步的建立和保 持。而扰码器输出的周期序列有足够多的“0”、“1”交变点,能够保证同步 定时信号的提取。
上传时间: 2014-01-23
上传用户:star_in_rain
该文介绍了一种用于监测电动执行机构实时性能的监控与数据采集(SCADA)软件系统的设计方法,该方法同样可被应用于生物信号处理领域.系统中应用了Windows的动态链接库与多媒体定时器技术,从而实现了系统的模块化并提高了实时性.经现场运行调试,该系统的实时性能够得到保障,且通信是稳定可靠的.
上传时间: 2015-11-06
上传用户:gaojiao1999
全中文介绍ARM系统的设计全过程包括存储器及外围芯片的选型,各单元电路的设计、调试等。系统的各功能模块工作原理与应用编程示例,包括通用I/O口、串行接口、定时器、中断控制器、GDMA控制器、MAC控制器等的工作原理与编程示例,Flash存储器的编程与擦除等。uClinux操作系统上的应用程序的设计。
上传时间: 2013-12-26
上传用户:mhp0114
8051单片机乘法抢答器: 开机后,按0#键,随机出题,看到题目后从键盘输入答案 答题正确,蜂鸣器响3声 * 继续出下一题,如果不知道答案则按0c键, 提示正确的答案
上传时间: 2015-11-07
上传用户:zmy123
基于Intel 8253定时器的两端Asm,包括配套电路,流程图 1。设计基于ISA总线的Intel 8253 的接口电路,用Intel 8253 的1个通道作定时器,演奏C调的各个音符,利用查表程序的方法依次演奏,每个音符演奏1s,停0.5s 演奏三遍后退出程序 2。利用Intel 8253的一个通道产生一个100Hz的方波,用示波器测试信号的正确性 以产生的方波作为另一个通道门控信号。利用此通道测量其高电平的宽度,在PC机显示屏上显示其数值并退出程序
上传时间: 2014-01-07
上传用户:aysyzxzm
dsp的设计,定时器的使用,中断的使用,MCBSP的初始化和使用
标签: dsp
上传时间: 2014-12-20
上传用户:zjf3110
六路智能抢答器,用的是陵阳61板,开发环境。
标签: 智能抢答器
上传时间: 2015-12-19
上传用户:xinyuzhiqiwuwu