虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

抢答器的设计

  • 基于单片机的八路智能抢答器系统设计毕业论文

    基于单片机的八路智能抢答器系统设计毕业论文这是一份非常不错的资料,欢迎下载,希望对您有帮助!

    标签: 单片机 智能抢答器

    上传时间: 2021-12-06

    上传用户:默默

  • 基于51单片机的8路抢答器系统设计论文008

    基于51单片机的8路抢答器系统设计论文008这是一份非常不错的资料,欢迎下载,希望对您有帮助!

    标签: 51单片机 抢答器

    上传时间: 2021-12-30

    上传用户:

  • 基于51单片机的八路抢答器课程设计

    基于51单片机的八路抢答器课程设计这是一份非常不错的资料,欢迎下载,希望对您有帮助!

    标签: 51单片机 抢答器

    上传时间: 2021-12-30

    上传用户:

  • 用verilog编写的抢答器实验设计

    用verilog编写的抢答器实验设计,适合新手学习参考

    标签: verilog 抢答器

    上传时间: 2022-04-26

    上传用户:

  • 实时互锁式无线抢答手柄的设计与应用

    给出一种实时互锁式无线抢答手柄的设计应用实例,使无线抢答器的死区时间由通常的40 ms锐减为40 μs。其基本思路是:在每只抢答手柄中增加一片射频接收模块和一个电子开关、配以相应的附属电路,使该电子开关受控于接收模块输出信号的有无,并决定手柄中的射频发射模块是否通电工作,从而实现各抢答手柄之间的实时互锁。只有首先被按下抢答按键的手柄,才有可能向外发送编码射频。持有该手柄的选手即为抢答成功者。

    标签: 无线抢答 手柄

    上传时间: 2013-11-10

    上传用户:JGR2013

  • 基于VHDL8路抢答器系统设计报告

    基于VHDL8路抢答器系统设计报告,7128S芯片的,有需要的朋友可以

    标签: VHDL8 抢答器 系统设计 报告

    上传时间: 2014-01-01

    上传用户:zwei41

  • 此用汇编写的抢答器的源代码

    此用汇编写的抢答器的源代码,是我们微机原理的课程设计

    标签: 汇编 抢答器 源代码

    上传时间: 2016-11-09

    上传用户:894898248

  • 基于FPGA的视频图像画面分割器的设计.rar

    视频监控一直是人们关注的应用技术热点之一,它以其直观、方便、信息内容丰富而被广泛用于在电视台、银行、商场等场合。在视频图像监控系统中,经常需要对多路视频信号进行实时监控,如果每一路视频信号都占用一个监视器屏幕,则会大大增加系统成本。视频图像画面分割器主要功能是完成多路视频信号合成一路在监视器显示,是视频监控系统的核心部分。 传统的基于分立数字逻辑电路甚至DSP芯片设计的画面分割器的体积较大且成本较高。为此,本文介绍了一种基于FPGA技术的视频图像画面分割器的设计与实现。 本文对视频图像画面分割技术进行了分析,完成了基于ITU-RBT.656视频数据格式的画面分割方法设计;系统采用Xilinx公司的FPGA作为核心控制器,设计了视频图像画面分割器的硬件电路,该电路在FPGA中,将数字电路集成在一起,电路结构简洁,具有较好的稳定性和灵活性;在硬件电路平台基础上,以四路视频图像分割为例,完成了I2C总线接口模块,异步FIFO模块,有效视频图像数据提取模块,图像存储控制模块和图像合成模块的设计,首先,由摄像头采集四路模拟视频信号,经视频解码芯片转换为数字视频图像信号后送入异步FIFO缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频图像分割的功能。从而验证了电路设计和分割方法的正确性。 本文通过由FPGA实现多路视频图像的采集、存储和合成等逻辑控制功能,I2C总线对两片视频解码器进行动态配置等方法,实现四路视频图像的轮流采集、存储和图像的合成,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,同时提高了系统的灵活性。

    标签: FPGA 视频图像 画面分割器

    上传时间: 2013-04-24

    上传用户:gundan

  • 基于ATM89C51单片机的IC卡读写器的设计.zip

    基于ATM89C51单片机的IC卡读写器的设计

    标签: ATM 89C C51 zip

    上传时间: 2013-05-21

    上传用户:qqoqoqo

  • MIMO-GMC系统中Turbo译码器的设计及FPGA实现

    Turbo码是一类并行级联的系统卷积码,它是在综合级联码、最大后验概率(MAP)译码、软输入软输出及迭代译码等理论基础上的一种创新。Turbo码的基本原理是通过对编码器结构的巧妙设计,多个子码通过交织器隔离进行并行级联编码输出,增大了码距。译码器则以类似内燃机引擎废气反复利用的机理进行迭代译码以反复利用有效信息流,从而获得卓越的纠错能力。计算机仿真表明,Turbo码不但在加性高斯噪声信道下性能优越,而且具有很强的抗衰落、抗干扰能力,当交织长度足够长时,其纠错性能接近香农极限。 FPGA(FieldProgrammableGateArray),即现场可编程门阵列,是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。FPGA技术具有大规模、高集成度、高可靠性、设计周期短、投资小、灵活性强等优点,逐步成为复杂数字硬件电路设计的理想选择。 本论文以东南大学移动通信实验室B3G课题组提出的“支持多天线的广义多载波无线传输技术”(MIMO-GMC)为背景,分析了Turbo译码算法,并针对MIMO-GMC系统的迭代接收机中所采用的外信息保留和联合检测译码迭代的特点,完成了采用滑动窗Log-MAP算法的软输入、软输出的Turbo译码器的设计。整个译码器模块的设计采用Verilog语言描述,并在VirtexⅡPro系列FPGA芯片上实现。

    标签: MIMO-GMC Turbo FPGA

    上传时间: 2013-04-24

    上传用户:shanml