7400 2输入端四与非门 7401 集电极开路2输入端四与非门 7402 2输入端四或非门 7403 集电极开路2输入端四与非门 7404 六反相器 7405 集电极开路六反相器 7406 集电极开路六反相高压驱动器 7407 集电极开路六正相高压驱动器 7408 2输入端四与门 7409 集电极开路2输入端四与门 7410 3输入端3与非门 74107 带清除主从双J-K触发器 74109 带预置清除正触发双J-K触发器 7411 3输入端3与门 74112 带预置清除负触发双J-K触发器 7412 开路输出3输入端三与非门 74121 单稳态多谐振荡器 74122 可再触发单稳态多谐振荡器 74123 双可再触发单稳态多谐振荡器 74125 三态输出高有效四总线缓冲门 74126 三态输出低有效四总线缓冲门 7413 4输入端双与非施密特触发器 74132 2输入端四与非施密特触发器 74133 13输入端与非门 74136 四异或门 74138 3-8线译码器/复工器 74139 双2-4线译码器/复工器 7414 六反相施密特触发器 74145 BCD—十进制译码/驱动器 7415 开路输出3输入端三与门 74150 16选1数据选择/多路开关 74151 8选1数据选择器 74153 双4选1数据选择器 74154 4线—16线译码器
上传时间: 2014-01-10
上传用户:jackgao
顶级专家用VB写的压缩算法,该代码是一位俄罗斯专家写的,极具收藏价值和实用价值,只可惜速度慢了一些.
上传时间: 2013-12-14
上传用户:miaochun888
.net环境下开发的,很好哦,这是我门最近做的一个电子商务的作业 实现了很多功能,是典型的C2C模式,很有利用价值,大家下载了多给我提意见
上传时间: 2014-11-07
上传用户:luke5347
《限失真视频编码技术的研究和算法优化(综述性论文)》.pdf
上传时间: 2015-05-27
上传用户:671145514
这是用VHDL语言(硬件描述语言)写的一个二维 8*8块的离散余弦变换(DCT)以及反变换(IDCT).全同步设计,低门数.可以用于多媒体及打印应用领域.
上传时间: 2015-06-03
上传用户:caiiicc
verilog语言写的SPI接口,全同步设计,低门数,可以很容易应用到嵌入设计方案中.
上传时间: 2014-11-21
上传用户:1101055045
基于网络的实时考试系统 大家看看把 有用的话你门就下一下吧
上传时间: 2015-06-07
上传用户:ardager
哈夫慢码的编译及解码过程为初学者提供方便
上传时间: 2015-06-10
上传用户:aix008
MATLAB在物理中的应用,在学习物理的同时也能掌握一门计算机技术,并能熟练应用计算机技术来学习物理和分析物理。
上传时间: 2013-12-31
上传用户:yt1993410
使用Verilog语言编写的数字钟程序.有慢校时,快校时,闹钟等功能.
上传时间: 2014-01-26
上传用户:417313137