本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
标签: CPLD VHDL 核心 开发工具
上传时间: 2013-08-16
上传用户:chenjjer
针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入\r\n
标签: FPGA 嵌入式系统 以太网控制器 底层
上传时间: 2013-08-18
上传用户:青春给了作业95
实现8通道模拟/数字转换和数字/模拟转换的例子,采用ISA总线控制逻辑.
标签: ISA 模拟 数字转换 数字
上传时间: 2013-08-19
上传用户:talenthn
FPGA视频控制器设计,FED驱动控制系统的研制与FPGA设计\r\n
标签: FPGA FED 视频 制器设计
上传时间: 2013-08-20
上传用户:阿四AIR
基于CPLD的双屏结构液晶控制器的研究与设计作者:黄丽薇.doc
标签: CPLD 液晶控制器
上传时间: 2013-08-22
上传用户:leyesome
基于FPGA的高分辨率VGA显示控制器的设计
标签: FPGA VGA 高分辨率 显示控制器
上传时间: 2013-08-23
上传用户:lizhen9880
I2C总线控制及基于FPGA的实现,看看吧
标签: FPGA I2C 总线控制
上传用户:菁菁聆听
CAN总线,I2C,USB等的FPGA实现源码
标签: CAN 总线
上传时间: 2013-08-24
上传用户:tzl1975
一种基于CPLD和PC I总线的视频采集卡的设计方案
标签: CPLD 总线 卡的设计 视频采集
上传用户:123啊
单片机用总线方式与CPLD系统进行通信。
标签: CPLD 单片机 总线 方式
上传时间: 2013-08-25
上传用户:风行天下