论述了多点定闹电子日历钟系统的设计,在VRS51L3074单片机的控制下,使用串行时钟芯片 DS12887,实现时间和闹钟的设置功能。
上传时间: 2013-10-08
上传用户:zxc23456789
DSP的使用正呈爆炸式发展。OFDM、GPS相关器、FFT、FIR滤波器或H.264之类计算密集型算法在从移动电话到汽车的各种应用中都很常见。设计人员实现DSP有三种选择:他们可以使用DSP处理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其极大的NRE和较长研制周期使其对许多设计而言并不适用。定制ASIC的研制周期可达一年之久,比最终产品的使用寿命都长。FPGA已占居较大的市场份额,因为其能提供比DSP处理器更好的吞吐量,而且没有ASIC的极大NRE和较长研制周期。 因此,常常将基于ARM的MCU和FPGA结合使用来实现这些设计,其中FPGA实现设计的DSP部分。然而,FPGA也有其自身的不足--最突出的是功耗很高(静态功耗接近2W),且性能比ASIC慢。FPGA时钟用于逻辑执行时通常限制为50MHz,而ASIC可以400MHz或更高频率执行逻辑。其他缺点还包括在IP载入基于SRAM的FPGA时安全性还不够理想,成本也较高。尽管FPGA成本已迅速降低,但价格通常在10,000片左右就不再下降,因此仍比较昂贵。 新型可定制Atmel处理器(CAP)MCU具有的门密度、单元成本、性能和功耗接近基于单元的ASIC,而NRE较低且开发时间较快。与基于ARM的非可定制标准产品MCU一样,不需要单独的ARM许可。 可定制MCU利用新型金属可编程单元结构(MPCF)ASIC技术,其门密度介于170K门/mm2与210K门/mm2之间,与基于单元的ASIC相当。例如,实现D触发器(DFF)的MPCF单元与标准的单元DFF都使用130nm的工艺,所用面积差不多相同。
上传时间: 2013-10-29
上传用户:xymbian
文章介绍了一种提高串口通信距离的电路的设计,它采用FSK制式的调制解调,具备二/四线转换功能,在不用外置调制解调器的情况下,较低成本地实现单片机的串口,提高传输距离。
上传时间: 2013-11-13
上传用户:jisujeke
定压输入隔离稳压单输出电源模块效率高、体积小、可靠性高、耐冲击、隔离特性好,温度范围宽。国际标准引脚方式,阻燃封装(UL94-V0),自然冷却,无需外加散热片,无需外加其他元器件可直接使用,并可直接焊接于PCB板上。该系列电源模块具有良好的电磁兼容性,输出纹波及噪声非常小,适合用于供电电源稳定(波动范围小于±5%),对输出电压及纹波要求较高的场合,如A/D、D/A转换电路,信号采样电路等。
上传时间: 2013-11-15
上传用户:ginani
定压输入、6000VDC隔离非稳压单路输出电源模块效率高、体积小、可靠性高、耐冲击、隔离特性好,温度范围宽。国际标准引脚方式,阻燃封装(UL94-V0),自然冷却,无需外加散热片,无需外加其他元器件可直接使用,并可直接焊接在PCB板上。
上传时间: 2013-10-15
上传用户:u789u789u789
TimeQuest就一定要搞定完整版,学习TimeQuest很好的资料
标签: TimeQuest
上传时间: 2013-11-07
上传用户:laozhanshi111
在教学的过程中,考试是一个不可或缺的重要环节,随着信息技术的发展,传统的考试方式存在出卷改卷工作繁琐,易出错,工作效率低等缺点。为了能适应现在教学的需求。设计和实现了一个基于J2EE技术的网上考试系统,文章重点阐述了该系统的体系结构、软件框架及主要功能实现。
上传时间: 2013-10-19
上传用户:liaocs77
该文对DIV+CSS技术以及在网页布局中的应用进行了分析与讨论;然后主要阐述DIV+CSS技术是如何取代TABLE技术进行了分析与探讨,并总结出DIV+CSS技术在网页布局中的应用的优势;最后DIV+CSS技术在延安大学网上考试系统中的应用实例进行了解析,并给出了相应详实的实现代码,以供读者参考。
上传时间: 2013-11-05
上传用户:sz_hjbf
针对 PID参数复杂繁琐的整定过程这一问题,提出了基于MATLAB/Simulink仿真环境,模拟工程稳定边界法的船载雷达伺服系统PID参数整定策略和步骤,并进行了仿真实验。结果表明该方法具有良好的收敛性,使得控制系统动态性能得到有效改善,并且很大程度上减少了工作量。
上传时间: 2013-10-25
上传用户:fang2010
该系统采用自校正控制原理和常规PID控制相结合的算法!能快速整定出PID控制器的参数
上传时间: 2013-10-21
上传用户:Shaikh