虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

延时系统

  • LM393A触摸延时控制模块原理图和PCB源文件

    LM393A触摸延时控制模块原理图和PCB源文件

    标签: lm393a 触摸控制模块

    上传时间: 2021-11-22

    上传用户:

  • 功放电源线功放延时器知识的简介

    该文档为功放电源线功放延时器知识的简介讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: 功放 电源线

    上传时间: 2021-12-02

    上传用户:qdxqdxqdxqdx

  • 51单片机延时灯的设计源码

    用c语言编写的源代码,可以在用于实现51单片机的延时功能,

    标签: 51单片机 延时灯

    上传时间: 2021-12-22

    上传用户:

  • 声控延时灯Protel工程电路原理图及PCB文件

    声控延时灯Protel工程电路原理图及PCB文件

    标签: protel

    上传时间: 2022-02-26

    上传用户:

  • 功放的喇叭延时保护电路原理图PCB

    功放的喇叭延时保护电路

    标签: 延时保护电路 pcb

    上传时间: 2022-06-10

    上传用户:1208020161

  • 单片机软件精确延时计算和延时程序设计方法

    文档为单片机软件精确延时计算和延时程序设计方法总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,

    标签: 单片机

    上传时间: 2022-06-24

    上传用户:

  • 设置16×16汉字显示

    设置16×16汉字显示,利用并行转串行方式显示汉字模块。采用单片机定时中断与外部中断控制显示方式。内部利用延时系统与人眼的延迟效应,使得汉字显示不闪烁。

    标签: 汉字显示

    上传时间: 2013-12-26

    上传用户:qweqweqwe

  • 单片机开发系统延时间程序

    单片机开发系统延时间程序,C语言开发,采用中断实现,程序简单易用,可以自由更改, 延时1秒到99999秒均可以实现。

    标签: 单片机 开发系统 延时 程序

    上传时间: 2013-12-03

    上传用户:sunjet

  • 基于单片机控制的步进电机调速系统的设计.zip

    论文于单片机控制的基步进电机调速系统的设计 摘要: 步进电机是将电脉冲信号转变为角位移或线位移的开环控制元件。在非超载的情况下,电机的转速、停止的位置只取决于脉冲信号的频率和脉冲数,而不受负载变化的影响,即给电机加一个脉冲信号,电机则转过一个步距角。这一线性关系的存在,加上步进电机只有周期性的误差而无累积误差等特点。使得在速度、位置等控制领域用步进电机来控制变的非常的简单。步进电机的调速一般是改变输入步进电机的脉冲的频率来实现步进电机的调速,因为步进电机每给一个脉冲就转动一个固定的角度,这样就可以通过控制步进电机的一个脉冲到下一个脉冲的时间间隔来改变脉冲的频率,延时的长短来具体控制步进角来改变电机的转速,从而实现步进电机的调速。在本设计方案中采用AT89C51型单片机内部的定时器改变CP脉冲的频率从而实现对步进电机的转速进行控制,实现电机调速与正反转的功能。

    标签: zip 单片机控制 步进电机 调速系统

    上传时间: 2013-06-15

    上传用户:yw14205

  • 基于FPGA控制的高速数据采集系统设计与实现.rar

    数据采集系统是信号与信息处理系统中不可缺少的重要组成部分,同时也是软件无线电系统中的核心模块,在现代雷达系统以及无线基站系统中的应用越来越广泛。为了能够满足目前对软件无线电接收机自适应性及灵活性的要求,并充分体现在高性能FPGA平台上设计SOC系统的思路,本文提出了由高速高精度A/D转换芯片、高性能FPGA、PCI总线接口、DB25并行接口组成的高速数据采集系统设计方案及实现方法。其中FPGA作为本系统的控制核心和传输桥梁,发挥了极其重要的作用。通过FPGA不仅完成了系统中全部数字电路部分的设计,并且使系统具有了较高的可适应性、可扩展性和可调试性。 在时序数字逻辑设计上,充分利用FPGA中丰富的时序资源,如锁相环PLL、触发器,缓冲器FIFO、计数器等,能够方便的完成对系统输入输出时钟的精确控制以及根据系统需要对各处时序延时进行修正。 在存储器设计上,采用FPGA片内存储器。可根据系统需要随时进行设置,并且能够方便的完成数据格式的合并、拆分以及数据传输率的调整。 在传输接口设计上,采用并行接口和PCI总线接口的两种数据传输模式。通过FPGA中的宏功能模块和IP资源实现了对这两种接口的逻辑控制,可使系统方便的在两种传输模式下进行切换。 在系统工作过程控制上,通过VB程序编写了应用于PC端的上层控制软件。并通过并行接口实现了PC和FPGA之间的交互,从而能够方便的在PC机上完成对系统工作过程的控制和工作模式的选择。 在系统调试方面,充分利用QuartuslI软件中自带的嵌入式逻辑分析仪SignalTaplI,实时准确的验证了在系统整个传输过程中数据的正确性和时序性,并极大的降低了用常规仪器观测FPGA中众多待测引脚的难度。 本文第四章针对FPGA中各功能模块的逻辑设计进行了详细分析,并对每个模块都给出了精确的仿真结果。同时,文中还在其它章节详细介绍了系统的硬件电路设计、并行接口设计、PCI接口设计、PC端控制软件设计以及用于调试过程中的SignalTapⅡ嵌入式逻辑分析仪的使用方法,并且也对系统的仿真结果和测试结果给出了分析及讨论。最后还附上了系统的PCB版图、FPGA逻辑设计图、实物图及注释详细的相关源程序清单。

    标签: FPGA 控制 高速数据

    上传时间: 2013-07-09

    上传用户:sdfsdfs