虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

应用处理器

应用处理器的全名叫多媒体应用处理器(MultimediaApplicationProcessor),简称MAP。应用处理器是在低功耗CPU的基础上扩展音视频功能和专用接口的超大规模集成电路。MAP(应用处理器)是伴随着智能手机而产生的,普通手机只有通话和短信收发功能,称为语音压缩无线收发机更确切一些。[1]非智能手机处理器的技术核心是一个语音压缩芯片,称基带处理器。发送时对语音进行压缩,接收时解压缩,传输码率只是未压缩的几十分之一,在相同的带宽下可服务更多的人。智能手机上除通信功能外还增加了数码相机、MP3播放器、FM广播接收、视频图像播放等功能,基带处理器已经没有能力处理这些新加的功能。另外视频、音频(高保真音乐)处理的方法和语音不一样,语音只要能听懂,达到传达信息的目的就行了。视频要求亮丽的彩色图像,动听的立体声伴音,目的使人能得到最大的感官享受。为了实现这些功能,需要另外一个协处理器专门处理这些信号,它就是应用处理器
  • STM32F10xxx+DMA+控制器应用实例

    STM32全系列处理器具有脚对脚、外设及软件的高度兼容性。这给应用带来很好的灵活性,易于将应用升级到不同存储空间或不同封装的平台。STM32处理器的产品全系列兼容,使得项目之间的代码重用和移植很方便。

    标签: STM DMA xxx 32

    上传时间: 2013-10-24

    上传用户:ouyang426

  • STM32F10xxx+IIC+应用实例

    STM32全系列处理器具有脚对脚、外设及软件的高度兼容性。这给应用带来很好的灵活性,易于将应用升级到不同存储空间或不同封装的平台。STM32处理器的产品全系列兼容,使得项目之间的代码重用和移植很方便。

    标签: STM IIC xxx 32

    上传时间: 2013-10-29

    上传用户:Bunyan

  • STM32F10xxx+CAN应用实例

    STM32全系列处理器具有脚对脚、外设及软件的高度兼容性。这给应用带来很好的灵活性,易于将应用升级到不同存储空间或不同封装的平台。STM32处理器的产品全系列兼容,使得项目之间的代码重用和移植很方便。

    标签: STM CAN xxx 32

    上传时间: 2013-11-02

    上传用户:swing

  • STM32F10xxx+ADC应用实例

    STM32全系列处理器具有脚对脚、外设及软件的高度兼容性。这给应用带来很好的灵活性,易于将应用升级到不同存储空间或不同封装的平台。STM32处理器的产品全系列兼容,使得项目之间的代码重用和移植很方便。

    标签: STM ADC xxx 32

    上传时间: 2013-10-21

    上传用户:小小小熊

  • 基于PIC24FJ64GA002的小型WEB服务器设计与应用

    本文以PIC24FJ64GA002 16位单片机为处理器控制10BASE-T SPI以太网控制器ENC28J60,实现了单片机的上网。应用Microchip TCPIP Stack协议,实现了HTTP,FTP协议和基于CGI动态网页的设计。操作员可以在远程计算机上以Web页面的方式实现系统的监控,也可以通过FTP更新系统参数和数据。最后将本系统应用在了生物发酵远程监控系统中,得到了良好的效果。

    标签: PIC 002 WEB 24

    上传时间: 2013-11-08

    上传用户:赵一霞a

  • IAP在应用中编程及其应用

    IAP在应用中编程及其应用 LPC2300 系列处理器在出厂时,由厂家在片内固化了一段Boot 代码。Boot 装载程序控制芯片复位后的初始化操作,并提供对Flash 编程的方法。Boot 程序可以对芯片进行擦除、编程。

    标签: IAP 编程

    上传时间: 2013-11-04

    上传用户:libinxny

  • LM3S系列微控制器中断优先级应用笔记

    LM3S系列微控制器中断优先级应用笔记 正常的程序被暂时中止,处理器便进入异常。所有异常可以通过NVIC(嵌套向量中断控制器)进行控制,通过NVIC 可以设置各个异常的优先等级并对异常进行处理。异常可分为系统异常和外部中断,它们通过不同的寄存器组进行控制(包括优先级的设置)

    标签: LM3S 微控制器 中断优先级 应用笔记

    上传时间: 2013-11-05

    上传用户:我叫李小进

  • LSI逻辑公司的低成本语音处理器

    LSI逻辑公司的低成本语音处理器 目前,对适合家庭和小办公室应用的Voice over IP (VoIP)的解决方案的需求在不断增长。市场需求的是非常低成本的两到四路语音话路。LSI逻辑公司的解决方案能够以非常低的成本却非常有效地处理高达四路的语音话路,并且可在电话适配器、宽带调制解调器以及路由器、网关中得到广泛应用。这些产品的基本组成部分包括语音处理子系统、主处理器、网络接口和用户线路接口(SLIC)设备。

    标签: LSI 逻辑 语音处理器

    上传时间: 2013-10-14

    上传用户:acwme

  • ARM处理器的工作模式

    ARM处理器的工作模式 ARM处理器状态    ARM微处理器的工作状态一般有两种,并可在两种状态之间切换:第一种为ARM状态,此时处理器执行32位的字对齐的ARM指令;第二种为Thumb状态,此时处理器执行16位的、半字对齐的Thumb指令。在程序的执行过程中,微处理器可以随时在两种工作状态之间切换,并且,处理器工作状态的转变并不影响处理器的工作模式和相应寄存器中的内容。但ARM微处理器在开始执行代码时,应该处于ARM状态。  ARM处理器状态    进入Thumb状态:当操作数寄存器的状态位(位0)为1时,可以采用执行BX指令的方法,使微处理器从ARM状态切换到Thumb状态。此外,当处理器处于Thumb状态时发生异常(如IRQ、FIQ、Undef、Abort、SWI等),则异常处理返回时,自动切换到Thumb状态。    进入ARM状态:当操作数寄存器的状态位为0时,执行BX指令时可以使微处理器从Thumb状态切换到ARM状态。此外,在处理器进行异常处理时,把PC指针放入异常模式链接寄存器中,并从异常向量地址开始执行程序,也可以使处理器切换到ARM状态。ARM处理器模式    ARM微处理器支持7种运行模式,分别为:用户模式(usr):ARM处理器正常的程序执行状态。快速中断模式(fiq):用于高速数据传输或通道处理。外部中断模式(irq):用于通用的中断处理。管理模式(svc):操作系统使用的保护模式。数据访问终止模式(abt):当数据或指令预取终止时进入该模式,可用于虚拟存储及存储保护。系统模式(sys):运行具有特权的操作系统任务。定义指令中止模式(und):当未定义的指令执行时进入该模式,可用于支持硬件协处理器的软件仿真。ARM处理器模式    ARM微处理器的运行模式可以通过软件改变,也可以通过外部中断或异常处理改变。大多数的应用程序运行在用户模式下,当处理器运行在用户模式下时,某些被保护的系统资源是不能被访问的。    除用户模式以外,其余的所有6种模式称之为非用户模式,或特权模式;其中除去用户模式和系统模式以外的5种又称为异常模式,常用于处理中断或异常,以及需要访问受保护的系统资源等情况。ARM寄存器    ARM处理器共有37个寄存器。其中包括:31个通用寄存器,包括程序计数器(PC)在内。这些寄存器都是32位寄存器。以及6个32位状态寄存器。 关于寄存器这里就不详细介绍了,有兴趣的人可以上网找找,很多这方面的资料。异常处理    当正常的程序执行流程发生暂时的停止时,称之为异常,例如处理一个外部的中断请求。在处理异常之前,当前处理器的状态必须保留,这样当异常处理完成之后,当前程序可以继续执行。处理器允许多个异常同时发生,它们将会按固定的优先级进行处理。当一个异常出现以后,ARM微处理器会执行以下几步操作:进入异常处理的基本步骤:将下一条指令的地址存入相应连接寄存器LR,以便程序在处理异常返回时能从正确的位置重新开始执行。将CPSR复制到相应的SPSR中。根据异常类型,强制设置CPSR的运行模式位。强制PC从相关的异常向量地址取下一条指令执行,从而跳转到相应的异常处理程序处。如果异常发生时,处理器处于Thumb状态,则当异常向量地址加载入PC时,处理器自动切换到ARM状态。 ARM微处理器对异常的响应过程用伪码可以描述为: R14_ = Return LinkSPSR_= CPSRCPSR[4:0] = Exception Mode NumberCPSR[5] = 0 ;当运行于 ARM 工作状态时If == Reset or FIQ then;当响应 FIQ 异常时,禁止新的 FIQ 异常CPSR[6] = 1PSR[7] = 1PC = Exception Vector Address异常处理完毕之后,ARM微处理器会执行以下几步操作从异常返回:将连接寄存器LR的值减去相应的偏移量后送到PC中。将SPSR复制回CPSR中。若在进入异常处理时设置了中断禁止位,要在此清除。

    标签: ARM 处理器 工作模式

    上传时间: 2013-11-15

    上传用户:hanbeidang

  • 32位嵌入式CPU中系统控制协处理器的设计与实现

    系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断处理,提供指令正常执行所需的环境。本文论述了一个实现MIPS 4Kc指令集CPU中系统控制协处理器的设计,包括对特权寄存器写操作的实现,精确异常处理机制和全定制后端物理设计。关键词:32位嵌入式CPU,系统控制协处理器,精确异常处理,流水线,全定制MIPS体系结构中的系统控制协处理器简称CP0,它提供指令正常执行所需的环境,进行异常/中断处理、高速缓存填充、虚实地址转换、操作模式转换等操作。单从硬件的角度而言,系统控制协处理器对指令集的作用就相当于操作系统对应用程序的作用一样。

    标签: CPU 嵌入式 协处理器 系统控制

    上传时间: 2014-11-22

    上传用户:daijun20803