微机电系统(MEMS)器件的构成涉及微电子、微机械、微动力、微热力、微流体学、材料、物理、化学、生物等多个领域,形成了多能量域并交叉耦合。为其产品的建模、仿真以及优化设计带来了较大的难度。由于静电驱动的原理简单使其成为MEMS器件中机械动作的主要来源。而梳齿结构在MEMS器件中有广泛的应用:微谐振器、微机械加速度计、微机械陀螺仪、微镜、微镊、微泵等。所以做为MEMS的重要驱动方式和结构形式,静电驱动梳齿结构MEMS器件的耦合场仿真分析以及优化设计对MEMS的开发具有很重要的意义。本课题的研究对静电驱动梳齿结构MEMS器件的设计具有较大的理论研究意义。 本文的研究工作主要包括以下几个方面: 1、采用降阶宏建模技术快速求解静电梳齿驱动器静电-结构耦合问题,降阶建模被用于表示微谐振器的静态动态特性。论文采用降阶建模方法详细分析了静电梳齿驱动器的各参数对所产生静电力以及驱动位移的关系;并对静电梳齿驱动器梳齿电容结构的静电场进行分析和模拟,深入讨论了边缘效应的影响;还对微谐振器动态特性的各个模态进行仿真分析,并计算分析了前六阶模态的频率和谐振幅值。仿真结果表明降阶建模方法能够快速、准确地实现多耦合域的求解。 2、从系统角度出发考虑了各个子系统对叉指式微机械陀螺仪特性的影响,系统详细地分析了与叉指状微机械陀螺仪性能指标-灵敏度密切相关的结构特性、电子电路、加工工艺和空气阻尼,并在此分析的基础上建立了陀螺的统一多学科优化模型并对其进行多学科优化设计。将遗传算法和差分进化算法的全局寻优与陀螺仪系统级优化相结合,证实了遗传算法和差分进化算法在MEMS系统级优化中的可行性,并比较遗传算法和差分进化算法的优化结果,差分进化算法的优化结果较大地改善了器件的性能。 3、从系统角度出发考虑了各个子系统对梳齿式微加速度计特性的影响,在对梳齿式微加速度计各个学科的设计要素进行分析的基础上,对各个子系统分别建立相对独立的优化模型,采用差分进化算法和多目标遗传算法对其进行优化设计。证实了差分进化算法和多目标遗传算法对多个子系统耦合的系统级优化的可行性,并比较了将多目标转换为单目标进行优化和采用多目标进行优化的区别和结果,优化结果使器件的性能得到了改善。
上传时间: 2013-05-15
上传用户:zhangjinzj
随着数字化技术的飞速发展,数字视频信号的传输技术更是受到人们的关注。相比较其它类型的信息传输如文本和数据,视频通信需要占用更多的带宽资源,因此为了实现在带宽受限的条件下的传输,视频源必须经过大量压缩。尽管现在的网络状况不断地改善,但相对与快速增长的视频业务而言,网络带宽资源仍然是远远不够的。2003年3月,新一代视频压缩标准H.264/AVC的推出,使视频压缩研究进入了一个新的层次。H.264标准中包含了很多先进的视频压缩编码方法,与以前的视频编码标准相比具有明显的进步。在相同视觉感知质量的情况下,H.264的编码效率比H.263提高了一倍左右,并且有更好的网络友好性。然而,高编码压缩率是以很高的计算复杂度为代价的,H.264标准的计算复杂度约为H.263的3倍,所以在实际应用中必须对其算法进行优化以减低其计算复杂度。 @@ 本文首先介绍了H.264标准的研究背景,分析了国内外H.264硬件系统的研究现状,并介绍了本文的主要工作。 @@ 接着对H.264编码标准的理论知识、关键技术分别进行了介绍。 @@ 对H.264块匹配运动估计算法进行研究,对经典的块匹配运动估计算法通过对比分析,三步、二维等算法在搜索效率上优于全搜索算法,而全搜索算法在数据流的规则性和均匀性有着自己的优越性。 @@ 针对块匹配运动估计全搜索算法的VLSI结构的特点,提出改进的块匹配运动估计全搜索算法。本文基于对数据流的分析,对硬件寻址进行了研究。通过一次完整的全搜索数据流分析,改进的块匹配运动估计算法在时钟周期、PE资源消耗方面得到优化。 @@ 最后基于FPGA平台对整像素运动估计模块进行了研究。首先对运动估计模块结构进行了功能子模块划分;然后对每个子模块进行设计和仿真和对整个运动估计模块进行联合仿真验证。 @@关键词:H.264;FPGA;QuartusⅡ;帧间预测;运动估计;块匹配
上传时间: 2013-04-24
上传用户:zttztt2005
随着航天技术的发展,载人飞船、空间站等复杂航天器对空-地或空-空之间数据传输速率的要求越来越高。在此情况下,为了提高空间通信中数据传输的可靠性,保证接收端分路系统能和发送端一致,必须要经过帧同步。对卫星基带信号处理来说,帧同步是处理的第一步也是关键的一步。只有正确帧同步才能获取正确的帧数据进行数据处理。因此,帧同步的效率,将直接影响到整个卫星基带信号处理的结果。 @@ 本设计在研究CCSDS标准及帧同步算法的基础上,利用硬件描述语言及ISE9.2i开发平台在基于FPGA的硬件平台上设计并实现了单路数据输入及两路合路数据输入的帧同步算法,并解决了其中可能存在的帧滑动及模糊度问题。在此基础之上,针对两路合路输入时可能存在的两路输入不同步或帧滑动在两路中分布不均匀问题,设计实现了两路并行帧同步算法,并利用ModelSim SE 6.1f工具对上述算法进行了前仿真和后仿真,仿真结果表明上述算法符合设计要求。 @@ 本论文首先介绍了课题研究的背景及国内外研究现状,其次介绍了与本课题相关的基础理论及系统的软硬件结构。然后对单路数据输入帧同步、两路数据合路输入帧同步和两路并行帧同步算法的具体设计及实现过程进行了详细说明,并给出了后仿真结果及结果分析。最后,对论文工作进行了总结和展望,分析了其中存在的问题及需要改进的地方。 @@关键词 FPGA;CCSDS;帧同步:模糊度;帧滑动
上传时间: 2013-06-11
上传用户:liglechongchong
H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布。H.264中采用了率失真优化算法,提高了帧内预测编码的效率。在该算法下进行帧内预测时,为了得到一个宏块的预测模式,需要进行592次率失真代价计算。因此为了降低帧内预测模式选择的计算复杂度,本文改进了帧内预测模式选择算法。实践证明,在PSNR值的损失可以忽略不计的情况下,该算法相比原算法,帧内编码时间平均节约60﹪以上,对编码的实时性有较大帮助。 为了实现实时编码,考虑到FPGA的高效运算速度和使用灵活性,本文还研究了H.264编码器基本档次的FPGA实现。首先研究了H.264编码器硬件实现架构,并对影响编码速度,且具有硬件实现优越性的几个重要部分进行了算法研究和FPGA.实现。本文主要研究了H.264编码器中整数DCT变换、量化、Zig-Zag扫描、CAVLC编码以及反量化、逆整数DCT变换等部分。分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。 本文对H.264编码器帧内预测模式选择算法的改进,算法实现简单,对软件编码的实时性有很大帮助。本文对在单片FPGA上实现H.264编码器做出了探索性尝试,这对H.264编码器芯片的设计有着积极的借鉴性。
上传时间: 2013-06-13
上传用户:夜月十二桥
横向磁通电机是近些年来出现的一种新型结构的电机,由于其转矩密度和功率密度大的优点受到了广泛的关注,但我国对该种电机的研究尚处于起步阶段。 本课题是国家863计划项目——“新型稀土永磁电机设计与集成技术(课题编号:2002AA324020)”中有关横向磁通永磁同步电动机的部分。本课题的目标就是要充分发挥横向磁通电机功率密度和转矩密度大的优点,克服其功率因数低的缺点,对横向磁通永磁同步电动机的磁场进行计算、分析,找出功率因数偏低的原因,并提出相应的改进方法和建议。在此基础上进行样机的研制,对理论成果进行验证,并力争样机在性能和工艺指标上有所突破,部分指标达到国际领先水平。 本文介绍了横向磁通永磁电机的特点及运行原理,并按照不同的分类方式介绍了横向磁通电机的各种结构。三维磁场的有限元计算十分复杂、计算量大,因此传统电机均采用简化的二维磁场进行计算。但是横向磁通电机由于结构特殊,无法采用简化的二维磁场的计算方法进行分析。因此本文利用ANSYS软件建立了样机模型,对样机进行了三维电磁场分析。在电磁场计算的基础上,进行了电机空载反电势,空载漏磁系数,电磁转矩等相关参数的计算,讨论了横向磁通永磁同步电动机的结构变化对参数的影响。本文特别针对横向磁通永磁电机功率因数较低这一问题进行了分析,找出了功率因数偏低的原因,提出了相应的改善方法和建议,对横向磁通电机的理论研究和设计应用分析方法进行了探讨。本文利用电磁场计算的结果,完成了电机运行特性仿真,克服了采用传统磁路等效的方法带来的误差。最后,通过与样机测试结果的对照研究,验证和完善分析方法,并为进一步获得性能更加优异的样机奠定了基础。
上传时间: 2013-04-24
上传用户:a296386173
盘式永磁同步电动机是一种性能优越、但结构特殊的电动机。作为一种理想的驱动装置,其应用范围遍及航天、国防、工农业生产和日常生活的各个领域。本文利用稀土永磁材料钕铁硼的高矫顽力,提出了一种省却了铁心的双转子、单定子结构盘式无铁心永磁同步电机,进一步减轻了电机的质量并消除转矩脉动。 对电机的设计、性能预测都离不开电机电磁场的计算。不同于传统的圆柱式径向磁通电机,盘式无铁心电机是轴向磁通电机,外加其无铁心的结构,决定了该电机的磁场呈三维、开域分布。对它的电磁场分析,不能采用对待径向磁通电机的化为二维磁场的分析方法。 本文研究的重点内容分为两部分:(1)在盘式无铁心永磁同步电机的结构上,建立其磁场三维模型,由三维有限元法计算三维电磁场,分析计算结果,并总结出盘式无铁心永磁同步电机的磁场分布规律。 (2)在磁场计算的基础上,将Halbach型永磁体阵列的理论应用到磁钢设计中来,提出磁钢结构优化方案,研究出适合于盘式无铁心永磁同步电机的磁钢结构,以获得理想的磁场波形和磁密值。 本文首先从磁路计算的方法入手,通过磁路计算分析出盘式无铁心永磁同步电机的磁场分布特点。其后直接运用三维有限元法求解该电机的电磁场,分析计算结果。为了获得低漏磁、高气隙磁密值、正弦形的气隙磁场分布,本文先后提出普通轴向充磁磁钢结构、不等厚轴向充磁磁钢结构并将Halbach阵列的理论应用到盘式无铁心永磁同步电机的磁刚结构优化中,讨论了三种不同角度的Halbach型永磁体阵列。最后为了简化磁钢的加工工艺,将不等厚永磁体阵列与Halbach永磁体阵列相结合,提出了最经济、有效的改进型Halbach永磁体阵列,给出具体磁钢尺寸,并运用ANSYS软件对各种磁钢结构产生的磁场进行结果仿真。
上传时间: 2013-06-23
上传用户:zhaoq123
H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布。H.264中采用了率失真优化算法,提高了帧内预测编码的效率。在该算法下进行帧内预测时,为了得到一个宏块的预测模式,需要进行592次率失真代价计算。因此为了降低帧内预测模式选择的计算复杂度,本文改进了帧内预测模式选择算法。实践证明,在PSNR值的损失可以忽略不计的情况下,该算法相比原算法,帧内编码时间平均节约60﹪以上,对编码的实时性有较大帮助。 为了实现实时编码,考虑到FPGA的高效运算速度和使用灵活性,本文还研究了H.264编码器基本档次的FPGA实现。首先研究了H.264编码器硬件实现架构,并对影响编码速度,且具有硬件实现优越性的几个重要部分进行了算法研究和FPGA.实现。本文主要研究了H.264编码器中整数DCT变换、量化、Zig-Zag扫描、CAVLC编码以及反量化、逆整数DCT变换等部分。分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。 本文对H.264编码器帧内预测模式选择算法的改进,算法实现简单,对软件编码的实时性有很大帮助。本文对在单片FPGA上实现H.264编码器做出了探索性尝试,这对H.264编码器芯片的设计有着积极的借鉴性。
上传时间: 2013-05-25
上传用户:refent
H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。 论文在详细阐述H.264帧内预测编码技术的基础上,分析了17种预测模式算法,通过Matlab仿真建模,直观地给出了预测模式的预测效果,并在JM12.2官方验证平台上测试比较各种预测模式对编码性能的影响,以此为根据对帧内预测模式进行裁剪。接着论文提出了基于FPGA的帧内预测系统的设计方案,将前段采集剑的RGB图像通过色度转换模块转换成YCbCr图像,存入片外SDRAM中,控制模块负责读写数掘送入帧内预测模块进行处理。帧内预测模块中,采用一种并行结构的可配置处理单元,即先求和再移位最后限幅的电路结构,来计算各预测模式下的预测值,极大地减小了预测电路的复杂度。针对预测模式选择算法,论文采用多模式并行运算的方法,即多个结构相同的残差计算模块,同时计算各种预测模式对应的SATD值,充分发挥FPGA高速并行处理的能力。其中Hadamard变换使用行列分离的变换方法,采用蝶形快速变换、流水线设计提高硬件的工作效率。最后,论文设计了LCD显示模块直观地显示所得到的最佳预测模式。 整个帧内预测系统被划分成多个功能模块,采用层次化、模块化的设计思想,并采用流水线结构和乒乓操作来提高系统的并行性、运行速度和总线利用率。所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。论文对于研究基于FPGA的H.264视频压缩编码系统进行了有益的探索,具有一定的实用价值。
上传时间: 2013-07-21
上传用户:ABCD_ABCD
·航空发动机结构设计分析
上传时间: 2013-04-24
上传用户:busterman
基于IEEE802.11协议中PCF/DCF技术,在无线局域网(WLAN)中,介绍了GPF的系统结构和数据帧格式等。分别对基于IEEE802.11b媒体接入控制(MAC)协议、基于IEEE802.11e媒体接入控制(MAC)协议以及基于业务划分Qos的GPF仿真的时间参数和接入原则等进行了说明。在PWLAN的3种测试环境下,对802.11b、802.11e、GPF协议的整体性能进行了仿真,并对其结果进行了分析。
上传时间: 2013-11-15
上传用户:chaisz