虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

小信号<b>分析</b>

  • 日本电子电路精选设计大全-484页-7.1M.pdf

    New-尚未归类-412册-8.64G 日本电子电路精选设计大全-484页-7.1M.pdf。日本电子电路精选设计大全 (最新电路)日本电子电路精选:低频小信号放大电路,测量用小信号放大电路,低频功率放大电路,高速宽带放大器,信号的切换/隔离/衷减电路,比较器/峰值检测器/取样保持电路等内容。

    标签: 484 7.1 日本电子

    上传时间: 2013-04-24

    上传用户:cc1

  • 射频功率放大器及其线性化方法研究.rar

    射频功率放大器存在于各种现代无线通信系统的末端,所以射频功率放大器性能的优劣直接影响到整个通信系统的性能指标。如何在兼顾效率的前提下提高功放的线性度是近年来国内外的研究热点,在射频功率放大器的设计过程中这是非常重要的问题。 作为发射机末端的重要模块,射频功率放大器的主要任务是给负载天线提供一定功率的发射信号,因此射频功率放大器一般都工作在大信号条件下。所以设计射频功率放大器时,器件的选型和设计方式都和一般的小信号放大器不同,尤其在宽带射频功率放大器的设计过程中,由于工作频带很宽,且要综合考虑线性度和效率问题,所以射频功率放大器的设计难度很大。 本文设计了一个工作频带为30-108MHz,增益为25dB的宽带射频功率放大器。由于工作频带较宽,输出功率较大,线性度要求高;所以在实际的过程中采用了宽带匹配,功率回退等技术来达到最终的设计目标。 本文首先介绍了关于射频功率放大器的一些基础理论,包括器件在射频段的工作模型,使用传输线变压器实现阻抗变换的基本原理,S参数等,这些是设计射频功率放大器的基本理论依据。然后本文描述了射频功率放大器非线性失真产生的原因,在此基础上介绍了几种线性化技术并做出比较。然后本文介绍了射频功率放大器的主要技术指标并提出一种具体的设计方案,最后利用ADS软件对设计方案进行了仿真。仿真过程包括两个步骤,首先是进行直流仿真来确定功放管的静态工作点,然后进行功率增益即S21的仿真并达到设计要求。

    标签: 射频功率放大器 线性 方法研究

    上传时间: 2013-07-28

    上传用户:gtf1207

  • 输入并联输出串联组合变换器控制策略的研究.rar

    近些年来,随着电力电子技术的发展,电力电子系统集成受到越来越多的关注,其中标准化模块的串并联技术成为研究热点之一。输入并联输出串联型(Input-Parallel and Output-Series,IPOS)组合变换器适用于大功率高输出电压的场合。 要保证IPOS组合变换器正常工作,必须保证其各模块的输出电压均衡。本文首先揭示了IPOS组合变换器中每个模块输入电流均分和输出电压均分之间的关系,在此基础上提出一种输出均压控制方案,该方案对系统输出电压调节没有影响。选择移相控制全桥(Full-Bridge,FB)变换器作为基本模块,对n个全桥模块组成的IPOS组合变换器建立小信号数学模型,推导出采用输出均压控制方案的IPOS-FB系统的数学模型,该模型证明各模块输出均压闭环不影响系统输出电压闭环的调节,给出了模块输出均压闭环和系统输出电压闭环的补偿网络参数设计。对于IPOS组合变换器,采用交错控制,由于电流纹波抵消效应,输入滤波电容容量可大大减小;由于电压纹波抵消作用,在相同的系统输出电压纹波下,各模块的输出滤波电容可大大减小,由此可以提高变换器的功率密度。 根据所提出的输出均压控制策略,在实验室研制了一台由两个1kW全桥模块组成的IPOS-FB原理样机,每个模块输入电压为270V,输出电压为180V。并进行了仿真和实验验证,结果均表明本控制方案是正确有效的。

    标签: 输入 并联 串联

    上传时间: 2013-06-17

    上传用户:cwyd0822

  • 基于FPGA的对象存储控制器原型的硬件设计与实现.rar

    本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试方便,成本较低等优点。 ⑵采用Cyclone II器件实现的对象存储控制器的网络接口,包含处理器模块、内存模块、Flash模块等核心组成部分,提供千兆以太网的网络接口和PCI(周边元件扩展接口)总线的主机接口,还具备电源模块、时钟模块等以保证系统正常运行。在设计实现PCB(印制电路板)时,从叠层设计、布局、布线、阻抗匹配等多方面解决高达100MHz的全局时钟带来的信号完整性问题,并基于IBIS模型进行了信号完整性分析及仿真。针对各功能模块提出了相应的调试策略,并完成了部分模块的调试工作。 ⑶提出了基于Virtex-4的对象存储控制器系统设计方案,Virtex-4内嵌PowerPC高性能处理器,可更好地完成对象存储设备相关的控制和管理工作。实现了丰富的接口设计,包括千兆以太网、光纤通道、SATA(串行高级技术附件)等网络存储接口以及较PCI性能更优异的PCI-X(并连的PCI总线)主机接口;提供多种FPGA配置方式。使用Cadence公司的Capture CIS工具完成了该系统硬件的原理图绘制,通过了设计规则检查,生成了网表用作下一步设计工作的交付文件。

    标签: FPGA 对象存储 原型

    上传时间: 2013-04-24

    上传用户:lijinchuan

  • 卫星导航接收机中长码直捕算法研究与FPGA实现.rar

    卫星导航定位系统可以为公路、铁路、空中和海上的交通运输工具提供导航定位服务。它能够军民两用,战略作用与商业利益并举。只要持有便携式接收机,则无论身处陆地、海上还是空中,都能收到卫星发出的特定信号。接收机选取至少四颗卫星发出的信号进行分析,就能确定接收机持有者的位置。 GPS导航定位接收机的理论基础即是扩频通信理论,扩频通信技术与常规的通信技术相比,具有低截获率,强抗噪声,抗干扰性,具有信息隐蔽和多址通信等特点,目前己从军事领域向民用领域迅速发展,成为进入信息时代的高新技术通信传输方式之一。扩频通信技术中,最常见的是直接序列扩频通信(DSSS)系统,本文所研究的就是这一类系统。 目前在卫星信号的捕获上一般使用两种方法:顺序捕获方法(时域法,基于大规模并行相关器)和并行捕获方法(频域法,基于FFT)。本文在第二章分别分析了现有顺序捕获和并行捕获技术的原理,并给出了它们的优缺点。 本文第三章对长码的直接捕获进行了深入的研究,基于对国内外相关文献中长码直捕方法的分析与对比,并且结合在实际过程中硬件资源需求的考虑,应用了基于分段补零循环相关和FFT搜索频偏的直捕方法。此方法大大减少了计算量,加快了信号捕获的速度。本方法利用FFT实现接收信号与本地长码的并行相关,同时完成频偏的搜索,将传统的二维搜索转换为并行的一维搜索,从而能快速实现长码捕获。 GPS信号十分微弱,灵敏度低,在战场环境下,GPS接收机会面临各种人为的干扰。如何从复杂的干扰信号中实现对GPS信号的捕获,即抗干扰技术的研究,是GPS也是本文研究一个的方面。第四章即研究了GPS接收机干扰抑制算法,在强干扰环境下,需要借助信号处理技术在不增加信号带宽的条件下提高系统的抗干扰能力,以保证后续捕获跟踪模块有充足的处理增益。 本文在第五章给出了GPS接收机长码捕获以及干扰抑制的FPGA实现方案,并对各主要子模块进行了详细地分析。基本型接收机中长码捕获采用频域方法,选用Altera StratixⅡ EP2S180芯片实现;抗干扰型接收机中选用Xilinx xc4vlx100芯片。实现了各模块的单独测试和整个系统的联调,通过联调验证,本文提出的长码直接捕获方法正确、可行。 本文提出的长码直捕方法可以在不需要C/A码辅助捕获下完成对长码的直接捕获,可以应用于GPS接收机,监测站接收机的同步等,对我国自主研发导航定位接收机也有重大的现实及经济意义。

    标签: FPGA 卫星导航 接收机

    上传时间: 2013-06-18

    上传用户:wang5829

  • 基于FPGA的PCI总线图像采集卡的设计与实现.rar

    图像采集系统是数字图像信号处理过程中不可缺少的重要部分,它将前端相机所捕获的模拟信号转化为数字信号,或者直接从数字相机中获取数字信号,然后通过高速的计算机总线传回计算机,凭借计算机的强大的运算、数据存储与处理等操作能力,可以方便快捷地对信号进行分析处理,具有人机友好、功能灵活、可移植性强等优点。随着对数据传送速度要求的提高,PCI总线以其高的数据传输率,即插即用,低功耗等众多优点,得到广泛的应用。本文针对PCI总线接口电路使用的广泛性,介绍了PLX公司桥接芯片PCI9054主模式的工作原理和中断机制,采用可编程逻辑器件FPGA实现与PCI9054的本地接口的信号转换,给出了逻辑实现方案和仿真图。本文针对FPGA中各功能模块的逻辑设计进行了详细分析,并对每个模块都给出了精确的仿真结果。同时,文中还在其它章节详细介绍了系统的硬件电路设计、并行接口设计、PCI接口设计、PC端控制软件设计以及用于调试过程中的SignalTapⅡ嵌入式逻辑分析仪的使用方法,并且也对系统的仿真结果和测试结果给出了分析及讨论。最后还附上了系统的PCB版图、FPGA逻辑设计图、实物图及注释详细的相关源程序清单。在文章的软件设计部分介绍了WinDriver驱动开发工具,利用WinDriver工具,在WindowsXP系统下实现设备的驱动程序开发,完成主模式数据传输和设备中断的功能。

    标签: FPGA PCI 总线

    上传时间: 2013-06-09

    上传用户:

  • 基于FPGA的通用数字化音频处理平台的研究与实现.rar

    目前对数字化音频处理的具体实现主要集中在以DSP或专用ASIC芯片为核心的处理平台的开发方面,存在着并行处理性能差,系统升级和在线配置不灵活等缺点。另一方面现有解决方案的设计主要集中于处理器芯片,而对于音频编解码芯片的关注度较低,而且没有提出过从芯片层到PCB板层的完整设计思路。本文针对上述问题对数字化音频处理平台进行了研究,主要内容包括: 1、提出了基于FPGA的通用音频处理平台,该方案有别于现有的基于MCU、DSP和其它专用ASIC芯片的方案,论证了基于FPGA的音频处理系统的结构及设计工作流程,并对嵌入式音频处理系统专门进行了研究。 2、提出了从芯片层到PCB板层的完整设计思路,并将设计思路得以实现。完成了FPGA的设计及实现过程,包括:系统整体分析,设计流程分析,配置模块和数据通信模块的RTL实现等;解决了FPGA与音频编解码芯片TLV320AIC23B之间接口不匹配问题;给出配置和数据通信模块的功能方框图;从多个角度完善PCB板设计,给出了各个系统组成部分的详细设计方案和硬件电路原理图,并附有PCB图。 3、建立了实验和分析环境,完成了各项实验和分析工作,主要包括:PCB板信号完整性分析和优化,FPGA系统中各个功能模块的实验与分析等。实验和分析结果论证了系统设计的合理性和实用性。 本文的研究与实现工作通过实验和分析得到了验证。结果表明,本文提出的由FPGA和音频编解码芯片TLV320AIC23B组成的数字化音频处理系统完全可以实现音频信号的数字化处理,从而可以将FPGA在数字信号处理领域的优点充分发挥于音频信号处理领域。

    标签: FPGA 通用数字 处理平台

    上传时间: 2013-04-24

    上传用户:lanwei

  • 高分辨率合成孔径雷达视频模拟器FPGA实现技术研究

    在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正确的信号模型;针对传统的“波形存储直读法”方案,即在计算机平台上用模拟软件产生原始回波数据并存储,再通过计算机接口实现数据传输,最后完成数模转换产生视频信号这一过程,分析指出该方案在实现高分辨率时的速度和容量瓶颈。  针对具体的设计要求,围绕速度和容量问题,本文着眼于高分辨率SAR模拟器的FPGA实现研究,指出FPGA实时生成点目标原始回波数据是其实现的核心;针对这一核心问题,充分利用现代VLSI设计中的流水线技术与并行阵列技术以及FPGA的优良性能和丰富资源,在时间上采用同步流水结构、空间上采用并行阵列形式,将速度和容量问题统一为数据的高速生成问题;给出了系统总体设计思想,该方案不需要大容量存储器单元,大大减少模拟器复杂度;对原始回波数据实时生成模块的各主要单元给出了结构并进行了仿真,结果表明FPGA可以满足课题设计要求;同时,对该模拟器片上系统的实现、增强人机交互性,给出了人机界面的设计思路。  分析指出了点目标原始回波数据实时生成模块通过并行扩展即可实现多点目标的原始回波数据实时生成;最后对复杂场景目标模拟器的实现进行了构思,指出了传统方案在改进的基础上实现高分辨率视频模拟器的可行性。本文首次提出以FPGA实现高分辨率合成孔径雷达原始回波数据实时生成的思想,为国内业界在此方向做了一些理论和实践上的有益探索,对于国内高分辨率合成孔径雷达的研制具有一定的实际意义。

    标签: FPGA 高分辨率 合成孔径 雷达视频

    上传时间: 2013-04-24

    上传用户:阿四AIR

  • 基于USB和FPGA技术的高性能数据采集模块的设计与实现

    在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正确的信号模型;针对传统的“波形存储直读法”方案,即在计算机平台上用模拟软件产生原始回波数据并存储,再通过计算机接口实现数据传输,最后完成数模转换产生视频信号这一过程,分析指出该方案在实现高分辨率时的速度和容量瓶颈。  针对具体的设计要求,围绕速度和容量问题,本文着眼于高分辨率SAR模拟器的FPGA实现研究,指出FPGA实时生成点目标原始回波数据是其实现的核心;针对这一核心问题,充分利用现代VLSI设计中的流水线技术与并行阵列技术以及FPGA的优良性能和丰富资源,在时间上采用同步流水结构、空间上采用并行阵列形式,将速度和容量问题统一为数据的高速生成问题;给出了系统总体设计思想,该方案不需要大容量存储器单元,大大减少模拟器复杂度;对原始回波数据实时生成模块的各主要单元给出了结构并进行了仿真,结果表明FPGA可以满足课题设计要求;同时,对该模拟器片上系统的实现、增强人机交互性,给出了人机界面的设计思路。  分析指出了点目标原始回波数据实时生成模块通过并行扩展即可实现多点目标的原始回波数据实时生成;最后对复杂场景目标模拟器的实现进行了构思,指出了传统方案在改进的基础上实现高分辨率视频模拟器的可行性。本文首次提出以FPGA实现高分辨率合成孔径雷达原始回波数据实时生成的思想,为国内业界在此方向做了一些理论和实践上的有益探索,对于国内高分辨率合成孔径雷达的研制具有一定的实际意义。

    标签: FPGA USB 性能 数据采集模块

    上传时间: 2013-05-26

    上传用户:alia

  • 基于ARM和USB2.0的瞬变电磁数据采集系统的研究与设计

    瞬变电磁法作为一种重要的地球物理探测方法,由于它在时间和空间上的可分性,使得这种方法简单易行,信息丰富,精度较高,低成本,见效快,从而在矿藏勘探、钻井和海洋勘探等领域得到了广泛的应用。随着接收仪器的数字化和智能化,发射功率的增大,数字模型计算正反演的应用,解释水平的提高,瞬变电磁法可解决的地质问题不断扩大,几乎涉及了物探工作的各个领域:矿产勘探,构造探测,水文与工程、地质调查,环境调查与监测以及考古等。近年来,在找水、市政工程、土壤盐碱化和污染调查、浅层石油构造填图,以及矿井突水预测等领域都取得了良好效果。 瞬变电磁法探测系统包括发射机和接收机两部分。接收机用作在噪声中提取由发射机发射的一次场信号在地下导体中感应出的二次场信息,其信息反映了地下导体的电阻率差异,通过对该信息数据的处理了解探测目标的特性从而达到探测的目的。 瞬变电磁信号具有早期信号幅度大、衰减快,而中晚期信号幅度小、衰减慢的大动态范围的特点。因此,必须设计出能适应这种瞬时变化快、动态范围大数据信号要求的高性能数据采集系统。同时,瞬变电磁探测系统的工作环境大都是在野外,因此,为适应野外工作的需要,数据采集卡尤其要有较低的功耗。 本论文在总结其他数据采集系统设计的基础上,提高采样速率和采样精度、采用分段放大技术避免放大饱和和实现对小信号的有效识别、改用ARM作为核心处理器实现对接收机的有效控制、改进USB2.0的实际传输速度、改用自适应滤波法等噪声抑制方法组合实现抗干扰和噪声滤除设计,成功设计和实现了一套基于ARM和USB2.0的瞬变电磁数据采集系统,该系统具有高性能,低功耗,抗干扰能力强,低成本的特点,已成功应用于瞬变电磁探测实践,并取得良好效果,极大的满足了瞬变电磁探测系统的需要。同时,该系统对于其他数据采集系统的设计具有一定的借鉴意义。

    标签: ARM 2.0 USB 瞬变电磁

    上传时间: 2013-06-21

    上传用户:txfyddz