虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

射频卡读写器设计

  • 读写SD卡寄存器和数据,调试成功,直接能用.

    读写SD卡寄存器和数据,调试成功,直接能用.

    标签: 读写 SD卡 寄存器 数据

    上传时间: 2014-01-01

    上传用户:Altman

  • 在射频识别RFID芯片设计中用到的miller解码器设计

    在射频识别RFID芯片设计中用到的miller解码器设计

    标签: miller RFID 射频识别 芯片设计

    上传时间: 2016-10-09

    上传用户:sevenbestfei

  • 是对sd卡驱动的分析以及读写分析寄存器配置

    是对sd卡驱动的分析以及读写分析寄存器配置

    标签: 驱动 读写 寄存器

    上传时间: 2014-01-23

    上传用户:redmoons

  • 非接触射频读写芯片RC500的中文说明

    非接触射频读写芯片RC500的中文说明,为非接触射频模块开发提供支持

    标签: 500 RC 非接触 射频

    上传时间: 2013-12-07

    上传用户:jkhjkh1982

  • MSP430F149与SD卡接口设计,可以对SD卡进行读写

    MSP430F149与SD卡接口设计,可以对SD卡进行读写

    标签: 430F F149 MSP 430

    上传时间: 2014-11-26

    上传用户:haohaoxuexi

  • 关于PIC16F819读写射频芯片FM1702

    关于PIC16F819读写射频芯片FM1702,已上机通过,绝对没问题

    标签: F819 1702 PIC 16F

    上传时间: 2017-02-08

    上传用户:003030

  • 《嵌入式系统设计与实例开发实验教材II:基于ARM9微处理器与Linux操作系统》IDE—CF卡模块读写实验

    《嵌入式系统设计与实例开发实验教材II:基于ARM9微处理器与Linux操作系统》IDE—CF卡模块读写实验

    标签: Linux ARM9 IDE 实验

    上传时间: 2017-03-14

    上传用户:

  • 所 设计的 无线数 传模块 由单 片射 频收发 器芯片 波器和压控振荡器组成。压控振荡器由片内的振荡电路 nRF903、微控制器MSP430F1121和接 口芯片75LV4737A 和外接的L

    所 设计的 无线数 传模块 由单 片射 频收发 器芯片 波器和压控振荡器组成。压控振荡器由片内的振荡电路 nRF903、微控制器MSP430F1121和接 口芯片75LV4737A 和外接的LC谐振回路组成。要发射的数据通过DATA端 组 成 ,工作 在 915MHz国际通用的 ISM 频 段 ; GMSK/ 输入 。

    标签: 4737A F1121 1121 430F

    上传时间: 2013-12-18

    上传用户:liglechongchong

  • 基于NIOS+Ⅱ的SD卡读写设计实现

    随着微电子技术的迅猛发展,集成电路组成的电子系统集成度越来越高,使得芯片 的复杂性不断上升,单片的成本却不断降低。FPGA产品的逻辑单元越来越多,性能越 来越高,单位成本和功耗向越来越低的方向发展,使得可编程片上系统SOPC(System On Programmable Chip)设计成为必然趋势。SD存储卡因具备体积小、储容量高、可擦写、 价格低以及非易失性等特点被广泛应用于手机、数码相机、MP3播放器等领域。 美国Altera公司开发的基于SOPC技术的Nios U嵌入式处理器,是一个可变结构、 通用型的32位RISC嵌入式处理器,设计者可以非常方便地使用SOPC Builder系统开 发工具设计构造以处理器为基础的系统,针对自己的要求配置Nios II软核、Avalon总 线及外围接口系统,体现了面向用户,面向应用的SOPC技术设计思想。应用与Nios II 相关的集成开发平台和辅助开发工具,加快了NiosⅡ系统的设计与验证环节的开发速 度,对于嵌入式系统的产品开发和应用,具有广泛的价值和积极的意义。 本文介绍了基于Nios II嵌入式处理器的SOPC系统的软、硬件设计方法,结合实 验平台资源特点,构建了基于Nios II软核处理器的SD

    标签: SOPC; Nios II; SD存储卡;基本操作

    上传时间: 2015-05-25

    上传用户:wjc511

  • 915MHz超高频RFID阅读器射频前端电路设计

    为了提高超高频RFID系统中阅读器在低信噪比的情况下仍具有较高的识别能力,提出一种基于FPGA系统结合软件无线电方法实现超高频RFID射频前端电路方案。超高频射频识别系统必须符合EPC Class 1generation 2标准,所设计的电路系统以Xilinx公司的XC6SLX16-2CSG324FPGA芯片为硬件基础,将数字基带调制解调和中频滤波电路在FPGA系统中设计实现,重点阐述了射频前端电路的设计结构、AD/DA转换电路,以及数字滤波器的设计。实验结果表明,所设计的超高频RFID阅读器简化了前端电路系统结构,提升了稳定性,增强了抗干扰能力。该电路系统在信噪比较低的情况下,能够较好地实现915MHz频率的射频接收和发送。In order to improve the reader UHF RFID system still has a higher ability to identify,in the case of low signal-to-noise ratio.The UHF RFID systems must comply with EPC Class 1 generation 2 standard.In this paper,the design of the circuit system based on Xilinx's XC6SLX16-2CSG324 FPGA chip,and presents UHF RFID RF front-end circuit with software radio based on FPGA system.Digital baseband modem and IF filter circuit is designed and implemented in the FPGA system,and focused on designing the structure of the RF front-end circuit,AD/DA conversion circuits,and digital filter.Experimental results show that the UHF RFID reader de...

    标签: 915mhz 超高频 rfid 阅读 射频 前端 电路 设计

    上传时间: 2022-04-17

    上传用户:shjgzh