随着HDL Hardware Description Language 硬件描述语言语言综合工具及其它相关工具的推广使广大设计工程师从以往烦琐的画原理图连线等工作解脱开来能够将工作重心转移到功能实现上极大地提高了工作效率任何事务都是一分为二的有利就有弊我们发现现在越来越多的工程师不关心自己的电路实现形式以为我只要将功能描述正确其它事情交给工具就行了在这种思想影响下工程师在用HDL语言描述电路时脑袋里没有任何电路概念或者非常模糊也不清楚自己写的代码综合出来之后是什么样子映射到芯片中又会是什么样子有没有充分利用到FPGA的一些特殊资源遇到问题立刻想到的是换速度更快容量更大的FPGA器件导致物料成本上升更为要命的是由于不了解器件结构更不了解与器件结构紧密相关的设计技巧过分依赖综合等工具工具不行自己也就束手无策导致问题迟迟不能解决从而严重影响开发周期导致开发成本急剧上升 目前我们的设计规模越来越庞大动辄上百万门几百万门的电路屡见不鲜同时我们所采用的器件工艺越来越先进已经步入深亚微米时代而在对待深亚微米的器件上我们的设计方法将不可避免地发生变化要更多地关注以前很少关注的线延时我相信ASIC设计以后也会如此此时如果我们不在设计方法设计技巧上有所提高是无法面对这些庞大的基于深亚微米技术的电路设计而且现在的竞争越来越激励从节约公司成本角度出 也要求我们尽可能在比较小的器件里完成比较多的功能 本文从澄清一些错误认识开始从FPGA器件结构出发以速度路径延时大小和面积资源占用率为主题描述在FPGA设计过程中应当注意的问题和可以采用的设计技巧本文对读者的技能基本要求是熟悉数字电路基本知识如加法器计数器RAM等熟悉基本的同步电路设计方法熟悉HDL语言对FPGA的结构有所了解对FPGA设计流程比较了解
上传时间: 2013-11-06
上传用户:asdfasdfd
基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公司推出的专用双端口RAM 芯片解决了普通双端口RAM 内部竞争问题,并融合了中断、旗语、主从功能。它具有存取速度快、功耗低、可完全异步操作、接口电路简单等优点,但缺点也非常明显,那就是价格太昂贵。为解决IDT 专用双端口RAM 芯片的价格过高问题,广州致远电子有限公司推出了一种全新的基于Actel FPGA 的双端口RAM 的解决方案。该方案采用Actel FPGA 实现,不仅具有IDT 专用双端口RAM 芯片的所有性能特点,更是在价格上得到了很大改善,以A3P060双端口RAM 为例,在相同容量(2K 字节)下,其价格仅为IDT 专用芯片的六分之一。
上传时间: 2013-10-22
上传用户:blacklee
基于Actel FPGA 的多串口扩展设计采用了Actel 公司高集成度,小体积,低功耗,低系统成本,高安全性和可靠性的小容量FPGA—A3P030 进行设计,把若干接口电路的功能集成到A3P030 中,实现了三路以上的串口扩展。该设计灵活性高,可根据需求灵活实现并行总线扩展三路UART 或者SPI 扩展三路UART,波特率可以灵活设置。
上传时间: 2013-10-18
上传用户:JIEWENYU
介绍了基于以太网的加载方法, 包括网络接口控制HPI接口控制,该技术灵活方便,可脱离仿真器实现远程,大容量的程序代码加载,快速完成DSP系统的软件更新
上传时间: 2013-11-20
上传用户:taiyang250072
基于现场可编程门阵列(FPGA),设计了采用RS485标准的数据通信协议。其中,高速信号接收,采用同步485通信协议,高速接口包括时钟和数据两个信号,时钟速率3.6864 MHz,利用同步时钟上升沿检测数据。低速信号接收采用异步485通信协议,波特率115.2 kbps,每字节1个起始位,8个数据位,1个截止位。针对高速数据接收时的情况,加入1 MB 容量的静态存储器SRAM作为缓存,保证接收数据的可靠性。
上传时间: 2013-10-10
上传用户:笨小孩
对于独立同分布的瑞利衰落信道,Grassmann码本可以取得良好的系统性能,但是当MIMO信道存在空间相关性时,该码本不可避免的带来性能损失,本文针对空间相关的MIMO信道,通过用发送相关矩阵的平方根对传统Grassmann码本进行旋转,然后再量化,得到适用于空间相关信道下的新码本,并通过实验仿真阐释了新得到的码本对于传统码本在误码率和信道容量方面等方面的性能优势。
上传时间: 2013-10-28
上传用户:com1com2
本文采用分圆格方法,设计了一种简化型具全分集、满速率特性的四发四收准正交空时分组码。该准正交空时分组码不仅比传统的基于星座调制技术的四发四收准正交空时码具有更大的分集增益上界,而且比已有的八发一收分圆准正交空时码在误码率和信道容量、以及中断概率等方面皆具有显著的优越性。
上传时间: 2014-12-29
上传用户:dragonhaixm
介绍了MIMO的基本原理,并在此基础上对MIMO在不同移动通信系统中的应用进行了阐述,最后介绍了R&S公司的相应测试解决方案。 1 引言 对于所有的无线通信系统而言,无论是3GPP UMTS这样的移动无线网络,还是像WLAN那样的无线局域网,除了通过高阶调制或更大的信号带宽这样传统的方式来提高数据速率以外,还可以通过多天线技术来提高信道的容量。作为未来移动通信的必选项目,MIMO已经引起了更多的关注,而对于MIMO系统的实现和测试,也成为通信行业的热点及难点。本文在介绍MIMO的基本原理以及在MIMO不同移动通信标准表现形式的基础上,介绍R&S公司提供的相应测试解决方案,可以满足不同客户、不同标准及不同阶段的MIMO系统测试需求。 2 MIMO基本原理 根据不同的传输信道类型,可以在无线系统中使用相应的分集方式。目前,主要的分集方式包括时间分集(不同的时隙和信道编码)、频率分集(不同的信道、扩频和OFDM)以及空间分集等。多天线系统利用的就是空间方式,而MIMO作为典型的多天线系统,可以明显提高传输速率。而在实际的无线系统中,可以根据实际情况使用一种或者多种分集方式。
上传时间: 2013-12-26
上传用户:dave520l
PCIE 3.0相对于它的前一代PCIE 2.0的最主要的一个区别是速率由5GT/s提升到了8GT/s。为了保证数据传输密度和直流平衡以及时钟恢复,PCIE 2.0中使用了8B/10B编码,即将每8位有效数据编码为10位数据进行传输,这样链路中将会有20%信息量是无效的,即使得链路的最大传输容量打了20%的折扣。而速率提升的目的是为了更快的传输数据,编码方式也不可或缺,因此在PCIE 3.0中还通过使用128B/130B的编码方式(无效信息量减低为1.5625%),同时使用加扰的方式(即数据流先和一个多项式异或得到一个更加随机性的数据,到接收端使用同样的多项式将其恢复出来)来实现数据传输密度和直流平衡以及时钟恢复的实现。
上传时间: 2014-12-29
上传用户:shaojie2080
根据某型导弹飞控系统遥测信息的测试要求,该遥测信息接收装置设计采用全时段、全数据接收的原则。数字遥测信息接收单元以单片机为核心,提高了测试板对数据的自主处理能力;模拟遥测信息接收单元通过信号隔离,减少了设备对产品的影响,高速A/D采集保证了信号测试精度;大容量FIFO实现了数据全时段接收,图谱分析使数据分析及故障甄别更简易准确。
上传时间: 2013-12-17
上传用户:vodssv