嵌入式系统在众多工业领域扮演着越来越重要的角色,但是因嵌入式系统的资源受限缘故,导致在嵌入式系统上很难实现复杂计算算法。此外,当前嵌入式系统设计阶段和实现阶段的分离现状,致使嵌入式系统开发耗时且昂贵。为解决这些问题,本书提出了一种低成本、可重复使用且可重构的嵌入式系统设计与实现集成开发环境。为了减少成本,该集成环境全部是采用自由和开放源代码软件,如Linux操作系统和Scilab计算平台等。 本文主要包括以下内容: 1、构建嵌入式Linux开发环境及移植相关软件包到嵌入式ARM平台,首先详细的描述了如何使用Buildroot工具包制作交叉编译器,并描述Minicom、TFTP和NFS等嵌入式开发相关工具,最后详细的描述了如何移植嵌入式图形用户界面TinyX和嵌入式窗口管理器JWM。 2、构建Scilab-EMB嵌入式计算平台,首先介绍了数值计算软件Scilab,然后详细的描述了如何在ARM系统上实现Scilab-EMB嵌入式计算平台。 3、开发Scilab数据采集工具包,实现Scilab与底层设备通讯,该工具包PC版和ARM版均支持串口和以太网接口,且均支持Modbus现场总线。PC版额外支持OPC协议。 4、基于Scilab构建虚拟控制实验室,验证该平台的可行性及性能。 本文创新点: 1、国内外率先提出了一种新的以Scilab为核心的嵌入式计算平台方案,并在国内外首次实现了Scilab到ARM平台的移植; 2、开发了Scilab-DAQ数据采集工具包,有效的实现了Scilab与底层设备的通讯。 通过虚拟实验室的建立,验证了该嵌入式控制平台能够胜任多种复杂算法。 该嵌入式计算平台解决方案和Scilab-DAQ数据采集工具包已经受到国内外同行的关注,并被多家科研机构、学校和公司所采纳和使用。
标签: Scilab-EMB ARM-Linux 嵌入式 计算
上传时间: 2013-05-30
上传用户:acon
本文分析了国内外电动机保护的发展,针对当前电动机保护的现状,介绍了一种嵌入式综合电动机保护装置。该保护装置设计基于ARM嵌入式微处理器,相比于传统的保护装置具有体积小、功耗低、性能高、实时性好等优点,具有较强的实用价值。保护装置可以实时采集电动机的三相输入电压、电流信号,对采样数据进行保护算法计算,监视电动机的工作状态,一旦有故障发生,则进行相应保护动作,及时切断电动机电源。课题完成了基本的硬件系统设计和软件开发。 硬件设计采用S3C2410作为处理器组成电动机综合保护装置,使用S3C2410自带的A/D转换器采集电动机的三相输入电流、电压信号,并通过键盘和LCD显示器完成人机交互。 软件的开发分为开发环境的建立和应用软件设计两个部分。开发环境的建立包含ARM平台的BootLoader和嵌入式Linux的移植,交叉编译环境的建立;应用软件方面包含驱动程序,Qt界面程序,智能保护程序等几个部分。 论文的最后对系统设计所完成的内容进行了总结,并提出了改进方法。
上传时间: 2013-06-16
上传用户:ryb
实用单片机系统MS3分析,进行单片机系统MS3的移植,以实现兼容
上传时间: 2013-07-17
上传用户:shangdafreya
本文以实现数字化的移动巡检为目标,提出了嵌入式技术+GIS+GPS所组成的便携式电力巡检仪的解决方案。便携式电力巡检仪采用了目前最新的嵌入式技术,完全根据电力巡检工作需要的功能进行最底层的硬件平台、嵌入式操作系统和应用软件的专项设计和开发。 便携式电力巡检仪的硬件平台采用主流的ARM微处理器、GPS接收器和其他硬件资源,完全根据功能需求量身定做,不会造成硬件上的浪费,在实现需求功能的同时大大降低了成本。 经过认真的比较和实验,将Windows CE.net作为便携式电力巡检仪的操作系统,它最大的优点就是人机界面操作以及应用软件开发都比较简单。在Platform Builder的平台上研究并实现了中文版操作系统的定制,成功的将其移植到自主设计研究的硬件平台上。 便携式电力巡检仪的应用软件采用了eMbedded Visual C++和eSuperMap共同开发。根据线路巡检工作的数据记录项需求,确定了系统地属性数据逻辑结构和空间数据分层体系,实现了嵌入式空间数据和属性数据的集成。应用软件具备对数据地图的放大、缩小等基本操作,能够对接收到的数据进行解析,实现GPS的数据采集和定位工作。能够为用户计算最短和最快路径以及提供导航等服务,基本满足移动巡检的各项需要。 基于ARM的便携式电力巡检仪,采用嵌入式+GIS+GPS的电力巡检系统设计方案,研究和开发了从硬件平台到应用软件的一系列内容,对提高电力巡检工作的质量具有极大的促进作用和较高的实用价值。
上传时间: 2013-06-14
上传用户:清风冷雨
能精确计算C语言延时程序中延时时间的小工具
上传时间: 2013-07-29
上传用户:357739060
11201频率计算器含有多种频率计算工具,有LC谐振频率计算软件,RC谐振频率计算工具,并含有多种软件
上传时间: 2013-07-26
上传用户:mj16166
电容充放电时间计算公式电容充放电时间计算公式
上传时间: 2013-07-07
上传用户:电子世界
基于Verilog语言的实用FPGA设计(美),国外verilog标准权威教材,现贡献出来,不下别后悔~~
上传时间: 2013-04-24
上传用户:zhyiroy
卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理,重点讨论了决定Viterbi算法复杂度和译码性能的关键因素,在此基础上设计了采用“串-并”结合运算方式的Viterbi译码器,并在Altera EP1C20 FPGA芯片上测试通过。本文的主要工作如下: 1.对输入数据采用了二比特四电平量化的软判决方式,对欧氏距离的计算方法进行了简化,以便于用硬件电路方式实现。 2.对ACS运算单元采用了“串-并”结合的运算方式,和全并行的设计相比,在满足译码速度的同时,节约了芯片资源。本文中提出了一种路径度量值存储器的组织方式,简化了控制模块的逻辑电路,优化了系统的时序。 3.在幸存路径的选择输出上采用了回溯译码方法,与传统的寄存器交换法相比,减少了寄存器的使用,大大降低了功耗和设计的复杂度。 4.本文中设计了一个仿真平台,采用Modelsim仿真器对设计进行了功能仿真,结果完全正确。同时提出了一种在被测设计内部插入监视器的调试方法,巧妙地利用了Matlab算法仿真程序的输出结果,提高了追踪错误的效率。 5.该设计在Altera EP1C20 FPGA芯片上通过测试,最大运行时钟频率110MHz,最大译码输出速率10.3Mbps。 本文对译码器的综合结果和Altera设计的Viterbi译码器IP核进行了性能比较,比较结果证明本文中设计的Viterbi译码器具有很高的工程实用价值。
上传时间: 2013-07-23
上传用户:叶山豪
TIL300 TIL300A应用主要问题(包括工作状态,运放的选择和阻值的计算)的考虑14
上传时间: 2013-04-24
上传用户:libinxny