用来画电路,根据电路画pcb,通过实物画电路板。内带详细教程,全面覆盖操作!
上传时间: 2022-06-03
上传用户:默默
1 产品简介1.1 产品特点下载速度快,超越 JLINK V8,接近 JLINK V9采用 2.4G 无线通信,自动跳频支持 1.8V~5V 设备,自动检测支持 1.8V/3.3V/5V 电源输出,上位机设置支持目标板取电/给目标板供电支持 MDK/IAR 编译器,无需驱动,不丢固件支持 Cortex M0/M1/M3/M4/M7 等内核 ARM 芯片支持仿真调试,支持代码下载、支持虚拟串口提供 20P 标准 JTAG 接口、提供 4P 简化 SWD 接口支持 XP/WIN7/WIN8/WIN10 等操作系统尺寸小巧,携带方便1.2 基本参数产品名称 ATK-HSWLDBG 高速无线调试器产品型号 ATK-HSWLDBG支持芯片 ARM Cortex M0/M1/M3/M4/M7 全系列通信方式 USB(免驱)仿真接口 JTAG、SWD支持编译器 MDK、IAR串口速度 10Mbps(max)烧录速度 10M通信距离 ≥10MTX 端工作电压 5V(USB 供电)TX 端工作电流 151mARX 端工作电压 3.3V/5V(USB 或者 JTAG 或者 SWD 供电)RX 端工作电流 132mA@5V工作温度 -40℃~+85℃尺寸 66.5mm*40mm*17mm1.3 产品实物图图 发送端图 接收端图 接收端接口输出电压示意图,所有标注 GND 的引脚均为地线1.4 接线示意图高速无线调试器发送端,接线图:高速无线调试器接收端,JTAG/SWD 接口供电,接线示意图:高速无线调试器接收端,USB 接口供电,接线示意图:1.5 高速无线调试器工作原理示意图电脑端 高速无线调试器发送端 USB 接口目标 MCU 高速无线调试器接收端 JTAG/SWD 接口目标 MCU 高速无线调试器接收端5V 电源JTAG/SW 接口 USB 接口高速无线调试器JTAG/SW 接口 目标 MCU 高速无线调试器接收端USB 接口 电脑端 高速无线调试器发送端无线模块无线模块2、MDK 配置教程注意:低版本 MDK 对高速无线调试器的支持不完善,推荐 MDK5.23及以上版本。MDK5.23~MDK5.26 对高速 DAP 的支持都有 bug,必须打补丁。参考“mdk 补丁”文件夹下的相关文档解决。SWD 如果接3 线,请查看第 10 章,常见问题 1。要提高速度,参考 4.2 节配置无线参数为大包模式。如果无线通信不稳定,参考常见问题 4。
标签: 高速无线调试器
上传时间: 2022-06-04
上传用户:d1997wayne
实现功能如下:1) 通过重力加速度传感器ADXL345检测人的状态,计算出走路步数、走路距离和平均速度。2)通过心率传感器实时检测心率,通过温度传感器检测温度。3)lcd1602实时显示步数、距离和平均速度、心率以及温度值。STM32单片机核心板内部电路图如下图所示。STM32单片机实物图如下图所示。程序文件也已上传:https://dl.21ic.com/download/1582282233-356073.html
标签: stm32
上传时间: 2022-06-08
上传用户:20125101110
PCB直尺源文件,可根据PCB图作出相应的实物,美观好用
标签: PCB
上传时间: 2022-06-09
上传用户:
BC20-TE-B NB-Iot 评估板评估板原厂原理图V1.2。完整对应实物装置。
上传时间: 2022-06-17
上传用户:
提供一系列fpga实战教程给用户并且包含代码,适合新手以及有一定经验的老手。为什么要学项目实战篇:前面的篇章多为理论知识,而这一篇是结合开发板实物,从理论上升到实践,将前面的基础知识运用到实际的工程项目当中。项目实战篇包含哪些内容:我们例举三人表决器、数字时钟、多终端点歌系统、数字示波器这四个实际的工程项目,手把手带领大家从分析工程、分解工程、到最终实现工程。通过逐个解决工程中的实际问题,来学习原汁原味的 FPGA 设计。本篇一改传统教程里逐个讲解外设的方法,巧妙的将所有外设功能放在实际项目当中讲解,使读者真正意义上做到了现学现用,活学活用
标签: verilog HELLO FPGA
上传时间: 2022-06-17
上传用户:jiabin
论文的主要工作和研究成果可以概括为以下几个方面:1,分析了微波射频滤波器的基本原理,频率变换规则。阐述了微波滤波器的新技术及其应用.2,研究分析了螺旋滤波器的基本理论,设计了一种工作在VHF/UHF波段的螺旋腔体带阻滤波器。论文以传统的带状线带阻滤波器作为着手点,采用电容耦合短截线谐振结构,将同轴线谐振器变换成螺旋线结构,有效地缩小了滤波器的体积。3,提出了一种结构新额的微带平面结构滤波器,采用双模谐振器结构形式。V/在辐射贴片上开十字交叉槽线来降低谐振频率。滤波器的输入输出请振臂使用L形开路结构,带外抑制非常好,高达-33dB,二次谐波被推移到基波的3倍频以外。论文采用理论分析与计算机辅助设计相结合的设计理念。对螺旋腔体带阻滤波器和双模微带带通滤波器进行了实物加工,实测结果与仿真结果相吻合.关键词:射频;滤波器;螺旋谐振器:双模谐振器
标签: 射频滤波器
上传时间: 2022-06-20
上传用户:
脉冲多普勒(PD)雷达是一种广泛被采用的全相参体制的雷达,它利用目标与雷达之间相对运动而产生的多普勒效应进行目标信息提取和处理,具有较高的速度分辨率,可以有效地抑制强地杂波的干扰问题。为了满足实验室开发雷达对抗半实物仿真系统的需求,本论文展开对PD雷达信号处理实时仿真算法的研究。本文首先介绍了PD雷达的工作原理,分析了PD雷达的距离、速度模糊问题,对PD雷达的杂波也做了简单介绍。由于PD雷达信号处理算法研究的需要,本文介绍了PD雷达接收机的组成,详细分析了正交相位检波处理的方法,并对接收端信号的处理过程进行了仿真。基于PD雷达工作原理,本文提出了一种低重频脉冲多普勒雷达信号处理仿真框架,对PD雷达信号处理系统各主要模块的算法以及其功能、原理进行了详细的分析,并运用Mailab对低重复频率PD雷达信号处理进行了仿真。最后,本文基于ADSP-TS201对雷达信号处理算法的实时性进行了分析,在Visual DSP+-开发环境实现了FFT算法和数据求模算法,获得相应的运算指令周期。整个工作对PD雷达信号处理半实物仿真系统的搭建具有重要的意义。
上传时间: 2022-06-21
上传用户:kingwide
广东工业大学硕士学位论文 (工学硕士) 基于FPGA的PCIE数据采集卡设计数据采集处理技术与传感器技术、信号处理技术和PC机技术共同构成检测 技术的基础,其中数据采集处理技术作为实现自动化检测的前提,在整个数字化 系统中处于尤为重要的地位。对于核磁共振这样复杂的系统设备,实现自动化测 试显得尤为必要,又因为核磁共振成像系统的特殊性,对数据的采集有特殊要求, 需要根据各种脉冲序列的不同要求设置采样点数和采样间隔,根据待采信号的不 同带宽来设置采样率,将系统成像的数据采集下来进行处理,最后重建图像和显 示。因此本文基于现有的采集技术开发专门应用于核磁共振成像的数据采集卡。 该采集卡从软件与硬件两个方面对基于FPGA的PCIE数据采集卡进行了研 究,并完成了实物设计。软件方面以FPGA为核心芯片完成数据采集卡的接口控 制以及数据处理。通过Altera的GXB IP核对数据进行捕捉,同时根据实际需要 设计了传输协议,由数据处理模块将捕捉到的数据通过CIC滤波器进行抽取滤 波,然后将信号存入DDR2 SDRAM存储芯片中。在传输接口设计上采用PCIE 总线接口的数据传输模式,并利用FPGA的IP核资源完成接口的逻辑控制。 硬件部分分为FPGA外围配置电路、DDR2接口电路、PCIE接口电路等模 块。该采集卡硬件系统由Flash对FPGA进行初始化,通过FPGA配置PCIE总 线,根据FPGA中PCIE通道引脚的要求进行布局布线。DDR2接口电路模块依 据DDR2芯片驱动和接收端的电平标准、端接方式确定DDR2与FPGA之间通 信的各信号走线。针对各个模块接口电路的特点分别进行眼图测试,分析了板卡 的通信质量,对整个原理图布局进行了设计优化。 通过测试,该数据采集卡实现了通过CPLD对FPGA进行加载,并在FPGA 内部实现了抽取滤波等高速数字信号处理,各种接IsI和控制逻辑以及通过大容量 的DDR2 SDRAM缓存各种数据处理结果正确。经系统成像,该采集卡采集下来 的数字信息可通过图像重建准确成像,为核磁共振成像系统的工程实现打下了良 好的成像基础。
上传时间: 2022-06-21
上传用户:fliang
使用多个NI PXI机箱和各种具有模拟和数字I/O端口的NI 模块、ARINC-429硬件,集成在微软Windows平台上开发的高效LabVIEW和LabVIEW 实时模块,以及由反射内存卡和TCP/IP组成网络的PXI节点。 "PXI、LabVIEW和LabVIEW实时模块是成功的关键因素。它们使我们创建了灵活的、高吞吐量而且低延时的半实物系统,同时节省了20万美元的实现成本和几个月的开发时间。
标签: labview
上传时间: 2022-06-22
上传用户: