虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

实时仿真

在仿真过程中,在任一实际时间段内仿真结果都表达了仿真对象相同时间段的特性。[1]
  • SystemView仿真软件的应用

    SystemView仿真软件的应用:利用系统设计、分析和仿真的可视化开发环境—SystemView 软件平台进行通信原理课程教学, 对SystemView 仿真软件进行了简要的介绍.并以2DPS

    标签: SystemView 仿真软件

    上传时间: 2013-06-16

    上传用户:yy541071797

  • 电力电子应用技术的MATLAB仿真.rar

    为了满足电力电子专业对计算机仿真知识的需求,使其掌握当前先进的计算机仿真工具。本书首先介绍MATLAB软件及仿真界面SIMULINK的基础应用知识,详细介绍了电力电子仿真的SIMPOWERSYSTEMS中的各模块库。

    标签: MATLAB 电力电子 应用技术

    上传时间: 2013-04-24

    上传用户:eddy77

  • 仿真器原理图.rar

    TI的dsp仿真器xd510的自制原理图,经测试完全可以使用。使用芯片cy7c68013a,sn74act8990,emp7032,244.

    标签: 仿真器 原理图

    上传时间: 2013-04-24

    上传用户:鱼鱼鱼yu

  • 基于MCS 51单片机的PLC仿真器

    可编程控制器PLC以抗扰性强、可靠性高和编程灵活等特点在工业上得到广泛应用,为了优化PLC系统设计,介绍一种基于MCS.51单片机的PLC仿真器,并给出了硬、软件设计与实现方法。编程设计主要包括监控主

    标签: MCS PLC 51单片机 仿真器

    上传时间: 2013-07-07

    上传用户:yzhl1988

  • AM超外差接收机的仿真

    AM超外差接收机的仿真:1.熟悉System View仿真软件的使用方法。2.掌握AM超外差收音机的工作原理,学习用System View元件库构建一个基本的AM超外差收音机系统。3.

    标签: 超外差接收机 仿真

    上传时间: 2013-07-27

    上传用户:dong

  • 基于VxWorks的DHCP的设计与实现

    基于VxWorks实时嵌入式操作系统,提出了开发DHCP+的设计方案和实现流程,能较好地解决纯DHCP下的用户合法性问题,并给出了仿真结果。

    标签: VxWorks DHCP

    上传时间: 2013-04-24

    上传用户:yqq309

  • MSP430仿真器几套制作资料

    MSP430USB仿真器制作资料+430JTAG简版仿真器+利尔达- 轻松制作MSP430 JTAG Adapter+制作的单面板的MSP430JTAG仿真器 几套430JTAG制作方案,做不好你找我........

    标签: MSP 430 仿真器 制作资料

    上传时间: 2013-07-26

    上传用户:liaofamous

  • 应用EDA 技术仿真电子线路分析

    应用EDA 技术仿真电子线路分析 摘 要 介绍了电子电路仿真软件Elect ronicsWo rkbench 在EDA 中的应用, 给出了仿真实

    标签: EDA 仿真 电子线路

    上传时间: 2013-07-27

    上传用户:变形金刚

  • 多功能EDA仿真/教学实验系统

    多功能EDA仿真/教学实验系统产品简介北京普立华电子科技有限公司研发部提供核心模块-单片机系统核心模块-CPLD核心模块-FP

    标签: EDA 多功能 仿真 教学实验系统

    上传时间: 2013-05-26

    上传用户:rocwangdp

  • 应用VHDL基于FPGA设计FIR滤波器

    伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实时处理非常关键。 FPGA是常用的可编程器件,它所具有的查找表结构非常适用于实现实时快速可靠的FIR滤波器,在加上VHDL语言灵活的描述方法以及与硬件无关的特点,使得使用VHDL语言基于FPGA芯片实现FIR滤波器成为研究的方向。 本文对基于FPGA的FIR数字滤波器实现进行了研究,并设计了一个16阶的FIR低通滤波器。所做的主要工作为: 1.以FIR数字滤波器的基本理论为依据,使用分布式算法作为滤波器的硬件实现算法,并对其进行了详细的讨论。针对分布式算法中查找表规模过大的缺点,采用多块查找表的方式减小硬件规模。 2.在设计中采用了自顶向下的层次化、模块化的设计思想,将整个滤波器划分为多个模块,利用VHDL语言的描述方法进行了各个功能模块的设计,最终完成了FIR数字滤波器的系统设计。 3.采用FLEX10K系列器件实现一个16阶的FIR低通滤波器的设计实例,用MAX+PLUSII软件进行了仿真,并用MATLAB对仿真结果进行了分析,证明所设计的FIR数字滤波器功能正确。 仿真结果表明,本论文所设计的FIR滤波器硬件规模较小,采样率达到了17.73MHz。同时只要将查找表进行相应的改动,就能分别实现低通、高通、带通FIR滤波器,体现了设计的灵活性。

    标签: VHDL FPGA FIR 滤波器

    上传时间: 2013-04-24

    上传用户:zdluffy