虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

定时锁

  • 基于FPGA的全数字锁相环路的设计

    介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。

    标签: FPGA 全数字 锁相环路

    上传时间: 2014-12-28

    上传用户:ruixue198909

  • 一种软件无线电与认知引擎的接口实现方法

    为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700~800 MHz的宽带频率合成器,实验结果表明该频率合成器扫描模式Δf=1 MHz锁定时间不超过20 μs,跳频模式Δf=50 MHz的定时间不超过30 μs,近端杂散抑制度优于-50 dBc。

    标签: 软件无线电 认知引擎 接口 实现方法

    上传时间: 2014-12-28

    上传用户:assef

  • ADF4159--ADI锁相环原文资料

    ADI锁相环

    标签: 4159 ADF ADI 锁相环

    上传时间: 2013-10-27

    上传用户:zaizaibang

  • 可编程FM锁相发射机的实现

    文中设计了一种可编程的FM锁相发射机。利用Atmega8实现与计算机的串口通信,实现对锁相环芯片和数字电位器的配置,达到改变输出频率和调制频偏的目的。发射机输出频率覆盖2 200~2 300 MHz,调制响应100 Hz~3.5 MHz,能够满足大部分FM体制遥测系统的需要。

    标签: 可编程 发射机 锁相

    上传时间: 2013-10-23

    上传用户:181992417

  • Linux下一种高性能定时器池的实现

    提出Linux用户空间下的一种高性能定时器池的实现方法。主要基于时间轮、红黑树及Linux内核提供了一种利于管理的定时器句柄Timerfd。结合红黑树、位图、时间轮等技术,设计一种高性能级定时器池。池中定时器的粒度可达到40 ms,满足用户空间低延时的应用需求,同时又可以方便地管理一定数量的定时器。

    标签: Linux 性能 定时器

    上传时间: 2014-12-29

    上传用户:lht618

  • 蓝牙锁的研究与开发_向亮

    关于蓝牙锁系统架构的详细介绍。

    标签: 蓝牙锁

    上传时间: 2013-11-24

    上传用户:wentianyou

  • Kinetis 芯片解锁方法操作说明书

    友联电子总结的Kinetis 芯片解锁方法

    标签: Kinetis 芯片解锁 操作 说明书

    上传时间: 2013-10-31

    上传用户:372825274

  • 实时互锁式无线抢答手柄的设计与应用

    给出一种实时互锁式无线抢答手柄的设计应用实例,使无线抢答器的死区时间由通常的40 ms锐减为40 μs。其基本思路是:在每只抢答手柄中增加一片射频接收模块和一个电子开关、配以相应的附属电路,使该电子开关受控于接收模块输出信号的有无,并决定手柄中的射频发射模块是否通电工作,从而实现各抢答手柄之间的实时互锁。只有首先被按下抢答按键的手柄,才有可能向外发送编码射频。持有该手柄的选手即为抢答成功者。

    标签: 无线抢答 手柄

    上传时间: 2013-11-10

    上传用户:JGR2013

  • FM-DCSK混沌通信系统的原型设计

    系统发射部分由Lorenz混沌电路和调频电路产生混沌调频载波信号,经采样后在FPGA中实现差分延时和调制;接收部分基于非相干相关法,位同步模块采用相关值与能量比值作为定时测度,通过设置门限和滑动搜索窗口寻找初始同步,而后引入数字锁相环进行相关峰值跟踪和位同步调整。

    标签: FM-DCSK 混沌 原型设计 通信系统

    上传时间: 2013-10-27

    上传用户:wkxiian

  • 多径信道下OFDM系统定时同步算法

    文中在pre-FFT定时同步算法的基础上提出一个新的定时同步算法及其改进算法,该算法利用规则集对相关函数和导函数优化的方法得以进一步减小估计方差,本文在给出其推导过程的基础上给出了仿真结果,并与相关算法进行比较,结果表明新算法的定时估计精度较高且具有一定的鲁棒性。

    标签: OFDM 多径信道 定时同步算法

    上传时间: 2013-10-29

    上传用户:hebmuljb