现场可编程门阵列(FPGA)能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,故广泛地应用在电子系统中。最新的FPGA都采用了层次化的布线资源结构,与以前的结构发生了很大的变化。由于FPGA布线资源的固定性和有限性,因此需要开发适用于这种层次化的FPGA结构并提高布线资源有效利用率的布线算法。同时由于晶体管尺寸的不断减小,有必要在FPGA布线算法中考虑功耗和时序问题。 本论文所作的研究工作主要包括:提出一种基于Tile的FPGA结构描述方法,对FPGA功耗模型和时序模型进行了研究,实现了考虑FPGA功耗、布线资源利用率的布线算法。 在FPGA结构描述方面,本文在分析现代商用FPGA层次化结构及学术上对FPGA描述方法的基础上,提出一种基于Tile的FPGA结构描述。由于基本Tile的重复性,采用该方法可以简化FPGA结构的描述,同时由于该方法是以硬件结构为根据,为FPGA软硬件提供了简单而灵活的接口,该方法在原型系统中测试证明是正确的。 在FPGA功耗模型方面,本文研究了ASIC中关于电路功耗计算的基本方法,并将其应用到FPGA功耗分析中。在模型中的采用了混合的功耗模型,包括动态功耗模型和静态功耗模型。动态功耗的计算采用基于节点状态转换率的开关级动态功耗计算和逻辑块宏模型,静态功耗则采用基于公式计算的晶体管漏电功耗模型和逻辑块基于仿真的LUT/MUX表达式计算模型。这些功耗模型将运用到我们后面的功耗计算和基于功耗驱动的布线算法中。 在FPGA布线算法研究和实现方面,本文在介绍基本的搜索算法之后,介绍了将FPGA硬件结构转变为FPGA布线程序可识别的布线资源图的方法,并将基本的搜索算法运用的FPGA布线资源图上,实现FPGA的基于布通率的布线算法。在此基础上,借鉴了FPGA时序分析方法,将时序分析作为布线算法的一子模块,对基于时序的布线算法进行了研究;同时采用了FPGA功耗模型,在布线算法实现中考虑了动态功耗的问题。最后在布线算法中实现两种启发式策略以提高可布线资源有效利用率。
上传时间: 2013-04-24
上传用户:long14578
protel99se 库文件 里面有门电路的、单片机的、晶振的、电感的......
上传时间: 2013-04-24
上传用户:qweqweqwe
·《Windows CE·NET嵌入式工业用控制器及自动控制系统设计》 作者:叶宏材译者:开本:ISBN:730210339 出版社:清华大学出版社出版日期:2005-02-01 Windows CE·NET嵌入式工业用控制器及自动控制系统设计-内容简介微软Windows CE是一个开放且多样化的32位嵌入式操作系统。其设计目的是为符合广泛的智能设备的需求,例如从诸
上传时间: 2013-04-24
上传用户:1136815862
这是一本讲述加密解密技术和历史的科普书。
上传时间: 2013-06-25
上传用户:talenthn
51的汇编教程,感于单片机教材及自学单片机的痛苦经历,决定做这一版,以帮助那些和我一样,身边没有一个老师可以问的人。现先放上一个关于宏汇编软件的说明,内容竭尽详细。
上传时间: 2013-06-01
上传用户:dbs012280
·作者:林昌禄出版社:电子工业出版社出版时间:2002-6-1开本:16开页数:1252天线工程手册 作品介绍:本手册是根据国内最著名的天线专家、教授的最新研究与工程设计成果并汇集了国际上的最新资料精心编撰而成的宏篇巨著,是目前国内第一本全面论述天线工程最系统、最完整的工具书。全书共分四篇29章。第一篇为天线基础,介绍了天线的基本参数、基本原理、基本理论和基本分析方法,为读者阅读后续各章打下坚实基础
上传时间: 2013-07-28
上传用户:dong
英飞凌的32位MCU产品XMC4500是基于ARM的Cortex-M4核开发的新的产品,主频在全温度范围内(最高125度)高达120MHz,带有浮点运算,专用的电机控制接口。 此为开发套件的主板原理图和PCB图,原始文档。。 ------晶川电子
上传时间: 2013-04-24
上传用户:HGH77P99
英飞凌的32位MCU产品XMC4500是基于ARM的Cortex-M4核开发的新的产品,主频在全温度范围内(最高125度)高达120MHz,带有浮点运算,专用的电机控制接口。 此为开发套件的接口(以太网,CAN等)原理图和PCB图,原始文档。。 ------晶川电子
上传时间: 2013-05-20
上传用户:FreeSky
该MFC参考含盖了Microsoft基本类库中的类、全局函数、全局变量和宏的内容。 参考中“类层次结构图”是为了方便查找某个类的基类。
上传时间: 2013-06-18
上传用户:浅言微笑
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。\r\n以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒左右。tck的频率还可以加倍,但是不太稳定,而且速度的瓶颈已经不在tck这里,而在通讯上面了。\r\n
上传时间: 2013-09-04
上传用户:LANCE