虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

安全标准

  • PCB走线宽度标准(军用)

    PCB走线宽度标准(军用)

    标签: PCB 走线 军用

    上传时间: 2014-01-06

    上传用户:yangzhiwei

  • 日本工业标准--印制线路板通则

    日本工业标准--印制线路板通则

    标签: 日本工业标准 印制线路板

    上传时间: 2013-11-07

    上传用户:朗朗乾坤

  • ipc7351标准介绍

    IPC 标准介绍

    标签: 7351 ipc 标准

    上传时间: 2015-01-01

    上传用户:懒龙1988

  • PCBA工艺焊点标准

    焊点标准

    标签: PCBA 工艺 焊点标准

    上传时间: 2015-01-01

    上传用户:xdqm

  • PCB设计标准

    PCB工程设计标准与生产工艺

    标签: PCB 设计标准

    上传时间: 2013-11-21

    上传用户:q3290766

  • SMT产品目视检验标准

    SMT产品目视检验标准

    标签: SMT 检验标准

    上传时间: 2013-11-05

    上传用户:jyycc

  • WP266 - 利用Spartan-3系列FPGA实现安全解决方案

    Spartan-3AN 器件带有可以用于储存配置数据的片上Flash 存储器。如果在您的设计中Flash 存储器没有与外部相连,那么Flash 存储器无法从I/O 引脚读取数据。由于Flash 存储器在FPGA 内部,因此配置过程中Spartan-3AN 器件比特流处于隐藏状态。这一配置成了设计安全的起点,因为无法直接从Flash 存储器拷贝设计。

    标签: Spartan FPGA 266 WP

    上传时间: 2013-10-31

    上传用户:R50974

  • XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接

    XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    标签: XAPP FPGA Bank 520

    上传时间: 2013-11-06

    上传用户:wentianyou

  • LTE标准下Turbo码编译码器的集成设计

    针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。

    标签: Turbo LTE 标准 编译码器

    上传时间: 2013-10-08

    上传用户:回电话#

  • 可编程安全系统、安全总线系统

    可编程安全系统,安全总线系统模块化安全继电器-PNOZMULTI基础单元,输出扩展模块,输入扩展模块,速度监视模块,通讯扩避展模块等内容。

    标签: 可编程 安全系统 总线系统

    上传时间: 2013-11-12

    上传用户:sxdtlqqjl