虫虫首页|资源下载|资源专辑|精品软件
登录|注册

存储器

存储器单元实际上是时序逻辑电路的一种。按存储器的使用类型可分为只读存储器(ROM)和随机存取存储器(RAM),两者的功能有较大的区别,因此在描述上也有所不同[1]。
  • TCL AT2975华飞LG飞利浦存储器数据

    TCL AT2975华飞LG飞利浦存储器数据

    标签: 2975 TCL AT 飞利浦

    上传时间: 2013-07-22

    上传用户:saharawalker

  • 基于FPGA的数字射频存储器设计

    数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精度及存储容量等方面,还不能满足现代雷达信号处理的要求。 本文介绍了DRFM的量化类型、基本组成及其工作原理,在现有的研究基础上提出了一种便于工程实现的设计方法,给出了基于现场可编程门阵列(Field Programmable Gate Array FPGA)实现的幅度量化DRFM设计方案。本方案的采样率为1 GHz、采样精度12位,具体实现是采用4个采样率为250 MHz的ADC并行交替等效时间采样以达到1 GHz的采样率。单通道内采用数字正交采样技术进行相干检波,用于保存信号复包络的所有信息。利用FPGA器件实现DRFM的控制器和多路采样数据缓冲器,采用硬件描述语言(Very High Speed}lardware Description Language VHDL)实现了DRFM电路的FPGA设计和功能仿真、时序分析。方案中采用了大量的低压差分信号(Low Voltage Differential Signaling LVDS)逻辑的芯片,从而大大降低了系统的功耗,提高了系统工作的可靠性。本文最后对采用的数字信号处理算法进行了仿真,仿真结果证明了设计方案的可行性。 本文提出的基于FPGA的多通道DRFM系统与基于专用FIFO存储器的DRFM相比,具有更高的性能指标和优越性。

    标签: FPGA 数字射频 存储器

    上传时间: 2013-06-01

    上传用户:lanwei

  • DDR2SDRAM存储器接口设计

    内部存储器负责计算机系统内部数据的中转、存储与读取,作为计算机系统中必不可少的三大件之一,它对计算机系统性能至关重要。内存可以说是CPU处理数据的“大仓库”,所有经过CPU处理的指令和数据都要经过内存传递到电脑其他配件上,因此内存性能的好坏,直接影响到系统的稳定性和运行性能。在当今的电子系统设计中,内存被使用得越来越多,并且对内存的要求越来越高。既要求内存读写速度尽可能的快、容量尽可能的大,同时由于竞争的加剧以及利润率的下降,人们希望在保持、甚至提高系统性能的同时也能降低内存产品的成本。面对这种趋势,设计和实现大容量高速读写的内存显得尤为重要。因此,近年来内存产品正经历着从小容量到大容量、从低速到高速的不断变化,从技术上也就有了从DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不断演进。和普通SDRAM的接口设计相比,DDR2 SDRAM存储器在获得大容量和高速率的同时,对存储器的接口设计也提出了更高的要求,其接口设计复杂度也大幅增加。一方面,由于I/O块中的资源是有限的,数据多路分解和时钟转换逻辑必须在FPGA核心逻辑中实现,设计者可能不得不对接口逻辑进行手工布线以确保临界时序。而另一方面,不得不处理好与DDR2接口有关的时序问题(包括温度和电压补偿)。要正确的实现DDR2接口需要非常细致的工作,并在提供设计灵活性的同时确保系统性能和可靠性。 本文对通过Xilinx的Spartan3 FPGA实现DDR2内存接口的设计与实现进行了详细阐述。通过Xilinx FPGA提供了I/O模块和逻辑资源,从而使接口设计变得更简单、更可靠。本设计中对I/O模块及其他逻辑在RTL代码中进行了配置、严整、执行,并正确连接到FPGA上,经过仔细仿真,然后在硬件中验证,以确保存储器接口系统的可靠性。

    标签: DDR2SDRAM 存储器 接口设计

    上传时间: 2013-06-08

    上传用户:fairy0212

  • 单片机外围器件实用手册存储器分册

    ·单片机外围器件实用手册存储器分册

    标签: 单片机 外围器件 实用手册

    上传时间: 2013-04-24

    上传用户:xiehao13

  • 单片机存储器扩展及24C01的Keil+Proteus试验

    单片机存储器扩展及24C01的Keil+Proteus试验

    标签: Proteus 24C01 Keil 单片机

    上传时间: 2013-08-10

    上传用户:simonpeng

  • 基于FPGA技术的存储器设计及其应用 原理详细

    基于FPGA技术的存储器设计及其应用 原理详细!!!1

    标签: FPGA 存储器

    上传时间: 2013-08-19

    上传用户:chukeey

  • SDRAM控制模块;图象采集系统说明性稳当;DSP图象采集系统。SDRAM作为存储器

    SDRAM控制模块;图象采集系统说明性稳当;DSP图象采集系统。SDRAM作为存储器

    标签: SDRAM DSP 图象采集

    上传时间: 2013-08-23

    上传用户:plsee

  • nois中基于c的ddr等存储器的checksum的实现

    nois中基于c的ddr等存储器的checksum的实现.

    标签: checksum nois ddr 存储器

    上传时间: 2013-08-25

    上传用户:1966640071

  • 51单片机系统扩展超大容量存储器接口设计的cpld源码。

    51单片机系统扩展超大容量存储器接口设计的cpld源码。

    标签: cpld 51单片机 系统扩展 大容量存储器

    上传时间: 2013-09-04

    上传用户:neu_liyan

  • 用allegro画的ddr存储器电路-六层板设计

    用allegro画的ddr存储器电路。六层板设计,很好的参考资料

    标签: allegro ddr 存储器 六层板

    上传时间: 2013-09-05

    上传用户:ddddddos