抑制△I 噪声一般需要从多方面着手, 但通过PCB 设计抑制△I 噪声是有效的措施之一。如何通过PCB 设计抑制△I 噪声是一个亟待深入研究的问题。在对△I 噪声的产生、特点、主要危害等研究的基础上, 讨论了辐射干扰机理, 重点结合PCB 和EMC 研究的新进展, 研究了抑制△I 噪声的PCB 设计方法。对通过PCB 设计抑制△I 噪声的研究与应用具有指导作用。
上传时间: 2014-12-24
上传用户:时代电子小智
“地”通常被定义为一个等位点,用来作为两个或更多系统的参考电平。信号地的较好定义是一个低阻抗的路径,信号电流经此路径返回其源。我们主要关心的是电流,而不是电压。在电路中具有有限阻抗的两点之间存在电压差,电流就产生了。在接地结构中的电流路径决定了电路之间的电磁耦合。因为闭环回路的存在,电流在闭环中流动,所以产生了磁场。闭环区域的大小决定着磁场的辐射频率,电流的大小决定着噪声的幅度。在实施接地方法时存在两类基本方法:单点接地技术和多点接地技术。在每套方案中,又可能采用混合式的方法。针对某一个特殊的应用,如何选择最好的信号接地方法取决于设计方案。只要设计者依据电流流量和返回路径的概念,就可以以同时采用几种不同的方法综合加以考虑
上传时间: 2013-11-15
上传用户:498732662
数字与模拟电路设计技巧IC与LSI的功能大幅提升使得高压电路与电力电路除外,几乎所有的电路都是由半导体组件所构成,虽然半导体组件高速、高频化时会有EMI的困扰,不过为了充分发挥半导体组件应有的性能,电路板设计与封装技术仍具有决定性的影响。 模拟与数字技术的融合由于IC与LSI半导体本身的高速化,同时为了使机器达到正常动作的目的,因此技术上的跨越竞争越来越激烈。虽然构成系统的电路未必有clock设计,但是毫无疑问的是系统的可靠度是建立在电子组件的选用、封装技术、电路设计与成本,以及如何防止噪讯的产生与噪讯外漏等综合考虑。机器小型化、高速化、多功能化使得低频/高频、大功率信号/小功率信号、高输出阻抗/低输出阻抗、大电流/小电流、模拟/数字电路,经常出现在同一个高封装密度电路板,设计者身处如此的环境必需面对前所未有的设计思维挑战,例如高稳定性电路与吵杂(noisy)性电路为邻时,如果未将噪讯入侵高稳定性电路的对策视为设计重点,事后反复的设计变更往往成为无解的梦魇。模拟电路与高速数字电路混合设计也是如此,假设微小模拟信号增幅后再将full scale 5V的模拟信号,利用10bit A/D转换器转换成数字信号,由于分割幅宽祇有4.9mV,因此要正确读取该电压level并非易事,结果造成10bit以上的A/D转换器面临无法顺利运作的窘境。另一典型实例是使用示波器量测某数字电路基板两点相隔10cm的ground电位,理论上ground电位应该是零,然而实际上却可观测到4.9mV数倍甚至数十倍的脉冲噪讯(pulse noise),如果该电位差是由模拟与数字混合电路的grand所造成的话,要测得4.9 mV的信号根本是不可能的事情,也就是说为了使模拟与数字混合电路顺利动作,必需在封装与电路设计有相对的对策,尤其是数字电路switching时,ground vance noise不会入侵analogue ground的防护对策,同时还需充分检讨各电路产生的电流回路(route)与电流大小,依此结果排除各种可能的干扰因素。以上介绍的实例都是设计模拟与数字混合电路时经常遇到的瓶颈,如果是设计12bit以上A/D转换器时,它的困难度会更加复杂。
上传时间: 2013-11-16
上传用户:731140412
PCB设计问题集锦 问:PCB图中各种字符往往容易叠加在一起,或者相距很近,当板子布得很密时,情况更加严重。当我用Verify Design进行检查时,会产生错误,但这种错误可以忽略。往往这种错误很多,有几百个,将其他更重要的错误淹没了,如何使Verify Design会略掉这种错误,或者在众多的错误中快速找到重要的错误。 答:可以在颜色显示中将文字去掉,不显示后再检查;并记录错误数目。但一定要检查是否真正属于不需要的文字。 问: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:这是有关制造方面的一个检查,您没有相关设定,所以可以不检查。 问: 怎样导出jop文件?答:应该是JOB文件吧?低版本的powerPCB与PADS使用JOB文件。现在只能输出ASC文件,方法如下STEP:FILE/EXPORT/选择一个asc名称/选择Select ALL/在Format下选择合适的版本/在Unit下选Current比较好/点击OK/完成然后在低版本的powerPCB与PADS产品中Import保存的ASC文件,再保存为JOB文件。 问: 怎样导入reu文件?答:在ECO与Design 工具盒中都可以进行,分别打开ECO与Design 工具盒,点击右边第2个图标就可以。 问: 为什么我在pad stacks中再设一个via:1(如附件)和默认的standardvi(如附件)在布线时V选择1,怎么布线时按add via不能添加进去这是怎么回事,因为有时要使用两种不同的过孔。答:PowerPCB中有多个VIA时需要在Design Rule下根据信号分别设置VIA的使用条件,如电源类只能用Standard VIA等等,这样操作时就比较方便。详细设置方法在PowerPCB软件通中有介绍。 问:为什么我把On-line DRC设置为prevent..移动元时就会弹出(图2),而你们教程中也是这样设置怎么不会呢?答:首先这不是错误,出现的原因是在数据中没有BOARD OUTLINE.您可以设置一个,但是不使用它作为CAM输出数据. 问:我用ctrl+c复制线时怎设置原点进行复制,ctrl+v粘帖时总是以最下面一点和最左边那一点为原点 答: 复制布线时与上面的MOVE MODE设置没有任何关系,需要在右键菜单中选择,这在PowerPCB软件通教程中有专门介绍. 问:用(图4)进行修改线时拉起时怎总是往左边拉起(图5),不知有什么办法可以轻易想拉起左就左,右就右。答: 具体条件不明,请检查一下您的DESIGN GRID,是否太大了. 问: 好不容易拉起右边但是用(图6)修改线怎么改怎么下面都会有一条不能和在一起,而你教程里都会好好的(图8)答:这可能还是与您的GRID 设置有关,不过没有问题,您可以将不需要的那段线删除.最重要的是需要找到布线的感觉,每个软件都不相同,所以需要多练习。 问: 尊敬的老师:您好!这个图已经画好了,但我只对(如图1)一种的完全间距进行检查,怎么错误就那么多,不知怎么改进。请老师指点。这个图在附件中请老师帮看一下,如果还有什么问题请指出来,本人在改进。谢!!!!!答:请注意您的DRC SETUP窗口下的设置是错误的,现在选中的SAME NET是对相同NET进行检查,应该选择NET TO ALL.而不是SAME NET有关各项参数的含义请仔细阅读第5部教程. 问: U101元件已建好,但元件框的拐角处不知是否正确,请帮忙CHECK 答:元件框等可以通过修改编辑来完成。问: U102和U103元件没建完全,在自动建元件参数中有几个不明白:如:SOIC--》silk screen栏下spacing from pin与outdent from first pin对应U102和U103元件应写什么数值,还有这两个元件SILK怎么自动设置,以及SILK内有个圆圈怎么才能画得与该元件参数一致。 答:Spacing from pin指从PIN到SILK的Y方向的距离,outdent from first pin是第一PIN与SILK端点间的距离.请根据元件资料自己计算。
上传时间: 2013-10-07
上传用户:comer1123
器件的静态电流即 IQ 是进行一个低功耗、高效能设计时很重要但却常常被误用的参数。许多电池供电型应用中,轻负载或者无负载待机状态下,电池提供的电流决定了系统的总运行时间。在集成开关转换器中,IQ 仅为该电池电流的一部分。本文将介绍 IQ 的定义,说明其测量方法,介绍何谓 IQ 以及不应使用它的情况,并说明避免常见测量误差的同时如何使用 IQ 的一些设计考虑。本文适用于所有德州仪器(TI)TPS61xxx、TPS62xxx 或者 TPS650xx 器件。
上传时间: 2013-11-09
上传用户:行者Xin
本文主要讲述开关电源的基本制作原理及相关PCB电路的设计技巧,是做电源新手必备的基础知识
上传时间: 2014-01-01
上传用户:blans
1 为什么要重视电源噪声问题? 2 电源系统噪声余量分析 3 电源噪声是如何产生的? 4 电容退耦的两种解释 4.1 从储能的角度来说明电容退耦原理。 4.2 从阻抗的角度来理解退耦原理。 5 实际电容的特性 6 电容的安装谐振频率 7 局部去耦设计方法 8 电源系统的角度进行去耦设计 8.1 著名的Target Impedance(目标阻抗) 8.2 需要多大的电容量 8.3 相同容值电容的并联 8.4 不同容值电容的并联与反谐振(Anti-Resonance) 8.5 ESR 对反谐振(Anti-Resonance)的影响 8.6 怎样合理选择电容组合 8.7 电容的去耦半径 8.8 电容的安装方法 9 结束语
标签: 电源完整性
上传时间: 2013-11-06
上传用户:mahone
复位监控器件内部集成精确的电压监控电路,可通过确定的阈值电压启动复位操作,同时排除瞬间干扰的影响,又可以防止MCU在电源启动和关闭期间的误操作,保证数据安全。通常,传统的RC复位电路是不可靠的,如果一个计算机系统的复位不可靠将带来意想不到的麻烦。选择一款合适的复位器件有利于提高系统的可靠性和性价比。可是,用户需要如何选择才能找到一款适合自己系统的复位器件呢?在选择复位器件之前,首先我们需要对系统需求做一剖析,如:该系统是多少伏的系统?是高电平复位还是低电平复位,还是同时需要用到高电平复位和低电平复位?除了复位功能,您的系统是否需要用到看门狗、E2PROM等器件?在您的PCB电路设计中给复位芯片预留了多大的空间?解决了以上问题我们接下来看如何选择合适的复位器件:
上传时间: 2013-11-25
上传用户:lizhen9880
随着集成功能的不断增加,移动电话还可作为便携式媒体播放器(PMP)、数码相机、掌上电脑(PDA)、甚至全球定位系统(GPS)使用。如何获得更加逼真的显示、突破热瓶颈、高效智能地管理电源是系统设计人员当前面临的挑战。
上传时间: 2013-10-16
上传用户:时代电子小智
工频变压器在被大家称为低频变压器,以示与开关电源用高频变压器有区别。工频变压器在过去传统的电源中大量使用,而这些电源的稳定方式又是采用线性调节的,所以那些传统的电源又被称为线性电源工频变压器的原理非常简单,理论上推导出相关计算式也不复杂,所以大家形成了看法:太简单了,就那三、四个计算公式,没什么可研究的。设计时只要根据那些简单的公式,立马成功。掌握了电压高了拆掉几圈,电压低了加几圈,空载电流大了,适当增加初级圈数,也觉的低工频变压器的非常简单。我认为上面的认识既有可取之处,也有值得研究的地方。可取之处:根据计算式或自己打样,可以很快就得出结果,解决了问题;加上有六七年以上得实际工作经验,可说是在某单位得心应手,鹤立鸡群。值得研究的地方是:你是否了解自己设计出的产品性能?设计合理吗?设计优化过吗?经济性如何?过去电源变压器的设计由电子部牵头组织专家学者成立变压器工作组,编写典型计算免费发放各单位,作为计算依据,每个单位都有自己的变压器设计人员,由于有了参数表的存在,各厂设计出来的变压器各参数基本一致,连圈数和线径都可能一一模一样。验收的规则也是统一到变压器总技术条件上来。改革开放以后国营企业的变压器设计人员,除极少数外,下海的不多。典型计算资料本不可多得,要按失密论处。加上典型计算是原苏联的一套铁心规格与现行得EI铁心片规格不符,无参照价值。目前基本上是采用师傅带徒第的方式带出来一大批变压器工程人员。。与过去不同现有的工程技术人员大都是自己打样,由于工频变压器市场广泛,小单子很多。而这些单子很多是从关系接来的。不十分计较价格,因此理论水平一般,实际经验丰富的工程技术人员大有人在。从设计角度来看师师傅带徒第的方式带出来一大批变压器工程人员,他门的设计风格各不相同。
上传时间: 2013-10-17
上传用户:dudu1210004