奇偶校验

共 136 篇文章
奇偶校验 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 136 篇文章,持续更新中。

多机通信

解决单片机与PC通信中的常见难题?确保数据传输无误,你需要了解如何设置一致的波特率、起始位、停止位及奇偶校验位。本指南深入解析了这些关键参数,并教你构建可靠的应答机制,让设备间交流顺畅无阻。

LDPC码

这个Matlab仿真程序实现LDPC低密度奇偶校验码(Low Density Parity Check)算法。用了BPSK调制,适用于AWGN信道下,很全

51单片机与电脑通迅

内容:连接好串口或者usb转串口至电脑,下载该程序,打开电源 打开串口调试程序,将波特率设置为9600,无奇偶校验 晶振11.0592MHz,发送和接收使用的格式相同,如都使用 字符型格式,在发送框输入 hello,I Love MCU ,在接 收框中同样可以看到相同字符,说明设置和通信正确

MODBUS串口通讯协议

Modbus 协议是主从站通讯协议,用异步串行口完成通讯,物理层采用 RS485 或 RS232。传输速率可以达到 115kbps,理论上可接(寻址)一台主站和至多 247 台从站。 受线路和设备的限制,最多可接一台主站和 32台从站。 Modbus 协议的某些特性是固定的,如帧格式、帧顺序、通讯错误和异常情况的处 理,以及所执行的功能等,都不能随便改动。其他特性属于用户可选的,如传输介

校验工具

多种校验防护合集 奇偶校验 CRC 冗余

串口调试精灵

CommTone串口调试精灵,能提高开发效率,免除调试串口程序之苦。它可以在线设置各种通讯速率、奇偶校验、通讯口而无需重新启动程序;可以设置定时发送的数据以及时间间隔;可以自动显示接收到的数据,并能在字符串、十进制和十六进制之间自由切换;自动保存设置参数,是工程技术人员监视、调试串口程序的必备工具。支持常用的110-115200bps波特率,能设置校验、数据位和停止位,能以ASCII码或十六进制接

关于Pc机与多个单片机通信的新方法

灵活设置工控PC机串行I/O口的通信控制寄存器的工作原理和程序设计,使用奇偶校验位实现工业PC机与多个多片机通信,可以模拟MCS-51系列单片机通信的方式,具有简单实用的特点,有助于设计人员在简单的多机系统中自行设计一些简单的通信协议.

基于MC68HC11单片机实现垂直奇偶校

垂直奇偶校验是一种常用的二维奇偶校验码.本文以MC68HC¨E9单片机为例,探讨软件实现垂直奇偶校验的方法及其须要注意的一些问题,并给出相应的源代码.

linux 串口通讯应用编程

linux 串口通讯应用编程 包括打开串口,设置波特率,奇偶校验,数据位,停止位等基本设置,编译通过,可直接使用调试linux串口。

单片机系统片外数据存储器奇偶校验

针对RAM受干扰时其中保存的信息易发生畸变的特点,论述了在单片机应用系统中对片外数据存储器实现奇偶校验的具体方法,对于设计单片机应用系统具有较高的指导作用和参考价值.

奇偶校验器

奇偶校验起的FPGA设计These universal 9-bit parity generators/checkers utilize advanced Schottky high-performance circuitry and feature odd (Σ ODD) and even (Σ EVEN) outputs to facilitate operation of either

串口通信

本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控 制器,10个bit是1位起始位,8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实 现相应的波特率。

集成SNR估计的LDPC码译码器的设计与实现

· 摘要:  基于TMS320C6416高性能通用DSP,实现了对AWGN信道的信噪比(sNR)估计,并以此估计值设计了一种低密度奇偶校验(LDPC)码的译码系统;详尽介绍了集成SNR估计的译码系统的实现方案和流程;仿真结果表明,此估计下的译码器具有较好的性能.  

基于FPGA的LDPC编码设计

针对低密度奇偶校验码(简称LDPC码)的直接编码运算量较大、复杂度高,根据Richardson和Urbanke(RU)建议的编码方案,介绍一种适于在FPGA上实现,利用有效校验矩阵来降低编码复杂度的LDPC编码方案,给出了编码器设计实现的原理和编码器的结构和基本组成。在QuartusⅡ7.2软件平台上采用基于FPGA的VHDL语言实现了有效的编码过程。结果表明:此方案在保证高效可靠传输的同时降低了

串口通信

VB 串口通信,VB开发的串口通信源码。对端口速度、奇偶校验、停止位等都可以设置

基于FPGA的LDPC码译码器的实现

低密度奇偶校验码即LDPC码是Gallager于1962年提出的一种性能接近香农限的好码。随着LDPC码被重新提出,LDPC码的优异性能在信息可靠传输中的良好应用前景,又广泛被IT业界、学术界重视起来。LDPC码被应用在光通信、卫星通...

串口编程调试精灵

串口编程调试精灵可以在线设置各种通讯速率、奇偶校验、通讯口而无需重新启动程序;可以设置定时发送的数据以及时间间隔;可以自动显示接收到的数据,并能在字符串、十进制和十六进制之间自由切换; 自动保存设置参数

基于PCI总线的RS编译码接口卡的设计

本课题从研究应用于AOS系统的RS(255,223)编译码接口卡出发,深入地分析和研究了纠错码原理、RS编译码算法与设计、PCI总线标准与设计和FPGA技术。 随着科技的发展,纠错码技术在通信领域中起着越来越重要的作用。RS(Reed-Solomon)码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,因而被广泛应用于各种数据通信系统中,包括AOS系统。本课题是在深入地研究和分析国内外近年

基于FPGA的LDPC码译码研究与硬件实现

低密度奇偶校验(LDPC)码是基于稀疏校验矩阵的线性分组码,它是继Turbo码后在纠错编码领域的又一重大进展。研究表明当码长足够长时,LDPC码具有比Turbo码更为优良的性能,并且其译码复杂度低于Turbo码。目前LDPC已被多家通信公司定为第四代移动通信手机中的纠错编码方案,因此LDPC码编译码器的硬件实现已成为纠错编码领域研究的热点问题之一。 本文在对LDPC码进行了系统的分析和研究的基础上

多重级联奇偶校验码的FPGA实现

自1948年香农提出并证明了著名的有扰信道编码定理以来,人们一直在努力寻找一个逼近香农理论极限的好码。1993年Turbo码的出现则为彻底地解决这一问题带来希望。最初提出的Turbo码是一类并行级联卷积码,虽然其理论和实际应用都发展的比较成熟,但由于它本身的一些缺点,例如码率较低,译码复杂度较高,使得其开发利用有了一定的局限。目前Turbo码的概念已经有了很大的拓展,其子码不仅可以是卷积码,而且也