华为近几年笔试面试资料,希望对大家有帮助
上传时间: 2013-06-15
上传用户:515414293
华为内部培训资料Linux+基础,华为内部培训资料Linux+基础
上传时间: 2013-06-18
上传用户:s363994250
华为公司内部的的的的软件工程师必备手册 ~~~~~~~~~~~~~~!!!
上传时间: 2013-07-22
上传用户:dengzb84
基于FPGA的彩色LED大屏幕显示系统的设计与实现
上传时间: 2013-07-29
上传用户:362279997
熟练掌握Verilog HDL的十大基本功
标签: verilog
上传时间: 2013-05-18
上传用户:familiarsmile
华为软件编程规范和范例华为软件编程规范和范例华为软件编程规范和范例华为软件编程规范和范例华为软件编程规范和范例华为软件编程规范和范例
上传时间: 2013-05-23
上传用户:guh000
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。
上传时间: 2013-06-03
上传用户:aa54
·大容量MP3制作资料(包括原理图和PCB) 文件列表: PCB_bottom_copper.pdf PCB_silkscreen.pdf PCB_top_copper.pdf Schematic_page1.pdf Schematic_page2.pdf Schematic_page3.pdf
上传时间: 2013-07-27
上传用户:15528028198
华为的经典PCB教程 华为内部资料啊,大家尽快下载
上传时间: 2013-07-21
上传用户:jingfeng0192
·详细说明:CMU大名鼎鼎的SPHINX-3大词汇量连续语音识别系统,应用于Unix和Windows,做语音识别的必备工具.文件列表: src ...\libs3audio ...\..........\ad.h ...\..........\ad_alsa.c ...\..........\ad_base.c ..
上传时间: 2013-06-11
上传用户:jqy_china