多环反馈
共 81 篇文章
多环反馈 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 81 篇文章,持续更新中。
CAD完整安装包
完整永久CAd安装包,
<p style="margin-top:0px;margin-bottom:0px;padding:0px;color:#666666;font-family:微软雅黑, 宋体, arial;font-size:14px;line-height:24px;white-space:normal;background-color:#FFFFFF;">
AutoCAD2012
模拟cmos集成电路设计
拉扎维经典著作,陈贵灿等翻译。介绍了mos工艺短沟道效应\ 单级和差动放大频响反馈/震荡/封装工艺等
印制电路板雕刻机简介与适用范围
使用电路板雕刻机,可快速制作电路板样品,缩短研发时间,设备体积小不占空间,且无污染。它适合数字、模拟、RF及一般电路板的制作,可做到电路板钻孔、线路雕刻、外形切割一机多功。
模拟cmos集成电路设计(design of analog
<P>模拟集成电路的设计与其说是一门技术,还不如说是一门艺术。它比数字集成电路设计需要更严格的分析和更丰富的直觉。严谨坚实的理论无疑是严格分析能力的基石,而设计者的实践经验无疑是诞生丰富直觉的源泉。这也正足初学者对学习模拟集成电路设计感到困惑并难以驾驭的根本原因。.<BR>美国加州大学洛杉机分校(UCLA)Razavi教授凭借着他在美国多所著名大学执教多年的丰富教学经验和在世界知名顶级公司(AT&
高增益K波段MMIC低噪声放大器
<p>
</p>
<div>
基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小于2.0;功率增益达24dB;噪声系数小于3.5dB
XAPP854-数字锁相环(DPLL)参考设计
<div>
Many applications require a clock signal to be synchronous, phase-locked, or derived fromanother signal, such as a data signal or another clock. This type of clock circuit is important in
第6章 放大电路中的反馈
§6.1 反馈的基本概念及判断方法 §6.2 负反馈放大电路的四种基本组态 §6.3 方块图及一般表达式 §6.4 深度负反馈放大电路的增益 §6.5 负反馈对放大电路性能的影响 §6.6 负反馈放大电路的稳定性 §6.7 放大电路中其他形式的反馈
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
C波段频率源设计及性能分析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定
基于改进粒子群算法的舰船电力系统网络重构
<span id="LbZY">舰船电力系统网络重构可以看作为一个多目标、多约束、多时段、离散化的非线性规划最优问题。根据舰船电力系统特点,提出了一种改进的粒子群优化算法。在传统粒子群算法的基础上,运用混沌优化理论进行初始化粒子的初始种群,提升初始解质量;同时,引进遗传操作以改进粒子群算法易陷入局部极值的缺点。通过对典型的模型仿真表明,该算法具有更好的寻优性能,并且有效地提高了故障恢复的速度与精度
锁相环基本原理
锁相环
电流反馈式运算放大器应用电路指南
电流反馈式运算放大器应用电路指南
负反馈放大电路自激的概念
<P> 负反馈放大电路之所以能够产生自激振荡,是因为在放大电路中存在 RC 环节。于是在放大电路的高频或低频段会产生附加相移DjAF ,如DjAF的足够大,使负反馈变成正反馈。</P>
一种简单可靠离散量信号电路的设计和实现
<span id="LbZY">基于目前航空电子设备离散量输入/输出电路实现复杂,分立器件多,高低温下参数不一致等现象,通过对比分析典型离散量电路,提出了一种简单、高可靠性的离散量信号电路设计,同时由于典型离散量输出电路故障率较高,提出了一种离散量输出信号的过流保护电路设计思路,采用电路仿真软件Multisim进行了功能仿真、容差分析,在实际工程应用中各项实验结果证明,该电路满足实际使用要求,具有
对非整周期正弦波形信噪比计算方法的研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以双音多频信号为例,通过运用快速傅里叶变换和Hanning窗等数学方法,分析了信号频率,电平和相位之间的关系,推导出了计算非整周期正弦波形信噪比的算法,解决了数字信号处理中非整周期正弦波形信噪比计算精度低下的问题。以C
AD8397轨到轨、高输出电流放大器
<div>
AD8397内置两个电压反馈型运算放大器,能够以出色的线性度驱动高负载。共发射极、轨到轨输出级的输出电压能力优于典型射随输出级,驱动25 负载时摆幅可以达到任一供电轨的0.5 V范围以内。低失真、高输出电流和宽输出动态范围使AD8397特别适合要求高负载上大信号摆幅的应用。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/8
XS128之锁相环PLL
XS128之锁相环PLL
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
基于ADF4111的锁相环频率合成器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design Syst