采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。 4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。 5.数据分为8位串行输出,输出时钟由外部数据读取电路给出。 6.具备显示模块驱动功能。由SEL信号设置显示的通道,DISPLAY信号启动所选通道RAM中数值的显示过程。数值顺次显示一遍后显示结束,可以重新设定SEL的值选择下一个通道。模块数据线为8位,显示器件为4个8段LED。 7.数据采集模式如下:单通道采集(由SEL信号选择通道),多通道顺次采集(当前通道采满后转入下一通道),多通道并行采集(每通道依次采集一个数据)。模式由控制信号MODE选择,采集数据的总个数由NUM_COLLECT给出。 8.数据采集过程中不能读取,数据读取过程中不能采集
上传时间: 2013-12-25
上传用户:zycidjl
音频数据采集,能显示波形可采集传感器等非音频信号,能够实时显示。至于其他功能如:回放,存储,压缩和相关处理的算法等功能
上传时间: 2014-01-21
上传用户:wmwai1314
音频数据采集,能显示波形 可采集传感器等非音频信号,能够实时显示。
上传时间: 2014-01-06
上传用户:3到15
GPS数据采集软件,包括串口配置等多个子项
上传时间: 2017-06-23
上传用户:dave520l
多点温度采集上位机程序(原程序),这是配合这是配套本人上传的“多点温度采集系统”的上位机程序,一整套的东西,通这RS232接收下位机传来的数据,显示和画走势图,还可以控制下位机,通信协议在“Multi-point_temperature _system.rar”
上传时间: 2013-12-09
上传用户:我干你啊
用于两块NI PCI5105数据采集卡的同步控制,具有用户交互界面,可设置采集参数,观察采集信号随时间变化图。程序采用TClk技术实现多卡同步,程序运行还需配备NI公司提供的采集卡驱动包,此驱动包可从网上免费下载
上传时间: 2017-07-16
上传用户:四只眼
用于嵌入式系统的数据采集,能够实现读取下位机的多个实时变量,将其绘图,并且存入pc机中,方便开发人员分析数据
上传时间: 2017-08-29
上传用户:cc1
usb 多路数据采集,pid采集数据,毕业论文
上传时间: 2017-08-31
上传用户:cx111111
本文提出了一种基于comPactFlash(CF)接口的便携式数据采集系统的设计方案,采用 可编程逻辑器件实现CF接口控制及数据采集控制:CF接口部分实现与上位机的数据传 送,数据采集控制部分完成量程变换!模数转换控制等功能"上位机基于CF接口与下位 机进行数据通信,给下位机发送量程控制字!数据采集参数等命令,采用中断方式接收下 位机采集过来的数据并进行处理,下位机只完成数据的采集"这种方案最大的优势是上位 机端的数据处理软件易于修改,以面向不同的应用" 目前基于CF接口的设计采用专用芯片实现接口控制,由FPGA!DSP等实现逻辑功 能,这种多芯片方案虽然设计简单,但成本高,功耗大"本课题首先根据CF规范,设计 了一种基于可编辑逻辑器件的CF卡端接口,实现了存储器模式和I/O模式两种传输方式 的接口设计,并在此基础上完成了数据采集系统的设计"相比较传统方案,本方案设计灵 活,系统成本和功耗更低"此外,本课题设计的基于可编辑逻辑器件的CF卡端接口具有 通用性,在此基础上可实现其它多种基于CF接口的便携式I/O设备" 本课题完成的数据采集系统中,用于逻辑控制的可编程逻辑器件采用了FPGA和 CPLD两种实现方案"在完成系统的硬件和软件设计后,对系统进行了测试,结果表明系 统成功地实现了数据采集!处理!显示和控制,采用CPLD作为本设计的逻辑控制在系 统功耗方面具有明显的优势"
标签: ComPactFlash接口可编辑逻辑器件数据采集系统
上传时间: 2015-05-25
上传用户:wjc511
广东工业大学硕士学位论文 (工学硕士) 基于FPGA的PCIE数据采集卡设计数据采集处理技术与传感器技术、信号处理技术和PC机技术共同构成检测 技术的基础,其中数据采集处理技术作为实现自动化检测的前提,在整个数字化 系统中处于尤为重要的地位。对于核磁共振这样复杂的系统设备,实现自动化测 试显得尤为必要,又因为核磁共振成像系统的特殊性,对数据的采集有特殊要求, 需要根据各种脉冲序列的不同要求设置采样点数和采样间隔,根据待采信号的不 同带宽来设置采样率,将系统成像的数据采集下来进行处理,最后重建图像和显 示。因此本文基于现有的采集技术开发专门应用于核磁共振成像的数据采集卡。 该采集卡从软件与硬件两个方面对基于FPGA的PCIE数据采集卡进行了研 究,并完成了实物设计。软件方面以FPGA为核心芯片完成数据采集卡的接口控 制以及数据处理。通过Altera的GXB IP核对数据进行捕捉,同时根据实际需要 设计了传输协议,由数据处理模块将捕捉到的数据通过CIC滤波器进行抽取滤 波,然后将信号存入DDR2 SDRAM存储芯片中。在传输接口设计上采用PCIE 总线接口的数据传输模式,并利用FPGA的IP核资源完成接口的逻辑控制。 硬件部分分为FPGA外围配置电路、DDR2接口电路、PCIE接口电路等模 块。该采集卡硬件系统由Flash对FPGA进行初始化,通过FPGA配置PCIE总 线,根据FPGA中PCIE通道引脚的要求进行布局布线。DDR2接口电路模块依 据DDR2芯片驱动和接收端的电平标准、端接方式确定DDR2与FPGA之间通 信的各信号走线。针对各个模块接口电路的特点分别进行眼图测试,分析了板卡 的通信质量,对整个原理图布局进行了设计优化。 通过测试,该数据采集卡实现了通过CPLD对FPGA进行加载,并在FPGA 内部实现了抽取滤波等高速数字信号处理,各种接IsI和控制逻辑以及通过大容量 的DDR2 SDRAM缓存各种数据处理结果正确。经系统成像,该采集卡采集下来 的数字信息可通过图像重建准确成像,为核磁共振成像系统的工程实现打下了良 好的成像基础。
上传时间: 2022-06-21
上传用户:fliang