虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

外部存储器

外储存器是指除计算机内存及CPU缓存以外的储存器,此类储存器一般断电后仍然能保存数据。常见的外存储器有硬盘、软盘、光盘、U盘等。
  • WP266 - 利用Spartan-3系列FPGA实现安全解决方案

    Spartan-3AN 器件带有可以用于储存配置数据的片上Flash 存储器。如果在您的设计中Flash 存储器没有与外部相连,那么Flash 存储器无法从I/O 引脚读取数据。由于Flash 存储器在FPGA 内部,因此配置过程中Spartan-3AN 器件比特流处于隐藏状态。这一配置成了设计安全的起点,因为无法直接从Flash 存储器拷贝设计。

    标签: Spartan FPGA 266 WP

    上传时间: 2013-11-04

    上传用户:sammi

  • XAPP482 - MicroBlaze Platform Flash,PROM 引导加载器和用户数据存储

        本应用指南讲述一种实用的 MicroBlaze™ 系统,用于在非易失性 Platform Flash PROM 中存储软件代码、用户数据和配置数据,以简化系统设计和降低成本。另外,本应用指南还介绍一种可移植的硬件设计、一个软件设计以及在实现流程中使用的其他脚本实用工具。   简介许多 FPGA 设计都集成了使用 MicroBlaze 和 PowerPC™ 处理器的软件嵌入式系统,这些设计同时使用外部易失性存储器来执行软件代码。使用易失性存储器的系统还必须包含一个非易失性器件,用来在断电期间存储软件代码。大多数 FPGA 系统都在电路板上使用 Platform FlashPROM (在本文中称作 PROM),用于在上电时加载 FPGA 配置数据。另外,许多应用还可能使用其他非易失性器件(如 SPI Flash、Parallel Flash 或 PIC)来保存 MAC 地址等少量用户数据,因此导致系统电路板上存在大量非易失性器件。

    标签: MicroBlaze Platform Flash XAPP

    上传时间: 2013-10-13

    上传用户:hakim

  • 光电跟踪系统控制器硬件设计

      为了提高光电跟踪系统控制器的性能,文中对光电跟踪系统控制器的硬件部分进行了设计。首先给出光电跟踪系统控制器硬件电路框图。接着介绍最小系统的设计方案,其中包括存储器扩展,外部时钟,复位电路,电源电路,CPU板的抗干扰分析与设计等部分。最后对模拟量、数字量模块和通信模块设计进行了详细阐述。采用该控制器不仅增强了光电跟踪系统的灵活性和适应性,保证了系统性能要求,而且还具有良好的实时性。

    标签: 光电跟踪 系统控制器 硬件设计

    上传时间: 2013-11-05

    上传用户:lyson

  • 嵌入式系统原理(简介与入门)

      嵌入式系统(Embedded system)也称嵌入式计算机系统。顾名思义,嵌入式系统是计算机的一种特殊形式,所以在理解嵌入式系统概念前,必须先明确计算机的基本概念。计算机是能按照指令对各种数据进行自动加工处理的电子设备,一套完整的计算机系统包括硬件和软件两个部分。软件是指令与数据的集合,而硬件则是执行指令和处理数据的环境平台,是那些看得见、摸得着的部件。计算机的硬件系统主要由中央处理器(CPU)、存储器、外部设备以及连接各个部分的计算机总线组成。

    标签: 嵌入式 系统原理

    上传时间: 2013-11-23

    上传用户:qwerasdf

  • 嵌入式系统开发的模式与流程

      嵌入式系统硬件模型结构,此系统主要由微处理器MPU、外围电路,以及外设组成,微处理器为ARM 嵌入式处理芯片,如ARM7TMDI 系列及ARM9 系列微处理器,MPU 为整个嵌入式系统硬件的核心,决定了整个系统功能和应用领域。外围电路根据微处理器不同而略有不同,主要由电源管理模型、时钟模块、闪存FIASH、随机存储器RAM,以及只读存储器ROM 组成。这些设备是一个微处理器正常工作所必须的设备。外部设备将根据需要而各不相同,如通用通信接口USB、RS-232、RJ-45 等,输入输出设备,如键盘、LCD 等。外部设备将根据需要定制。

    标签: 嵌入式 系统开发 模式 流程

    上传时间: 2013-11-02

    上传用户:cjl42111

  • SmartARM9B92工控教学开发平台简介

    SmartARM9B92 是由广州致远电子有限公司完全按照工业级标准(EMC/EMI)设计开发的一款通用工控/教学开发平台,其核心控制器采用了TI 公司最新推出的LM3S9000 系列芯片。LM3S9000 在通用处理性能方面取得了最新突破,实现了连接性、存储器配置与高级运动控制的完美结合。SmartARM9B92 开发平台提供了丰富的接口:外部总线接口(EPI)、USB OTG 接口、10/100Mbps 以太网接口、带电气隔离的CAN 接口、电机驱动板接口、带电气隔离的RS-485 接口、I2S 音频接口、UART/Modem 接口和SD 卡接口等,同时集成了大容量存储器,包括SRAM、SDRAM、NOR Flash 和NAND Flash。SmartARM9B92平台将LM3S9B92 的功能特性发挥的淋漓尽致,最大程度上满足客户的应用需求。

    标签: SmartARM9 SmartARM B92 9B

    上传时间: 2013-10-31

    上传用户:hewenzhi

  • 基于USB总线的ADSP-TS101S链路口加载

        在DSP系统上运行的程序,系统上电复位后需要加载程序到DSP的程序存储器内。这是使用外部加载模式时的系统开发不可缺少的环节。针对实际需求,提出了一种使用USB对ADSP_TS101S进行链路口加载的方案,并介绍了设计思想和实现过程。实际应用的试验证明,提出的加载方案有效且简单易行。

    标签: ADSP-TS USB 101 总线

    上传时间: 2013-10-30

    上传用户:tianming222

  • 利用Xilinx FPGA和存储器接口生成器简化存储器接口

    FPGA 设计人员在满足关键时序余量的同时力争实现更高性能,在这种情况下,存储器接口的设计是一个一向构成艰难而耗时的挑战。Xilinx FPGA 提供 I/O 模块和逻辑资源,从而使接口设计变得更简单、更可

    标签: Xilinx FPGA 存储器接口 生成器

    上传时间: 2013-11-06

    上传用户:372825274

  • 基于FPGA的DDR2 SDRAM存储器用户接口设计

    使用功能强大的FPGA来实现一种DDR2 SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2 SDRAM的存储控制器,由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多路高速率数据读写操作仿真验证,可知其完全可以满足时序要求,由综合结果可知其使用逻辑资源很少,运行速率很高,基本可以满足所有设计需要。

    标签: SDRAM FPGA DDR2 存储器

    上传时间: 2013-10-14

    上传用户:zxh122

  • 使用Nios II紧耦合存储器教程

                 使用Nios II紧耦合存储器教程 Chapter 1. Using Tightly Coupled Memory with the Nios II Processor Reasons for Using Tightly Coupled Memory  . . . . . . . . . . . . . . . . . . . . . . . 1–1 Tradeoffs  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–1 Guidelines for Using Tightly Coupled Memory . . . .. . . . . . . . 1–2 Hardware Guidelines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–2 Software Guidelines  . . . . . . . . . . . . . . . . . . . . . . . . . .. . . . . . . . 1–3 Locating Functions in Tightly Coupled Memory  . . . . . . . . . . . . . 1–3 Tightly Coupled Memory Interface   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–4 Restrictions   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–4 Dual Port Memories  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. . . . . . . 1–5 Building a Nios II System with Tightly Coupled Memory  . . . . . . . . . . . 1–5

    标签: Nios 耦合 存储器 教程

    上传时间: 2013-10-13

    上传用户:黄婷婷思密达