虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基于IP

  • 基于Web服务器的电网监控系统的设计

    基于三星公司的ARM11芯片S3c6410和可剪裁可移植的Linux操作系统,搭配51单片机构建嵌入式Web服务器,实现对电网的监控。该系统可实现多路电网欠压、过压状态的判定,并实时地采集环境画面和温度,采用TCP/IP通信协议连接到远程计算机上,实现了在远程计算机利用Web页面的方式动态显示电网状态、温度和环境画面等信息的功能。

    标签: Web 服务器 电网监控系统

    上传时间: 2014-12-29

    上传用户:Altman

  • 基于NS2仿真的IP网络性能分析

    采用网络模拟仿真方法,选用NS2仿真软件模拟IP网络运行。编程实现四种典型的网络拓扑结构:总线型、星型、环型、网型,选取网络传输中的数据包延时、延时抖动、丢包率以及吞吐量等关键性能指标为实验采集对象。通过大量的仿真实验数据分析不同拓扑类型对IP网络性能产生的不同影响。

    标签: NS2 IP网络 仿真 性能分析

    上传时间: 2013-12-23

    上传用户:chongchongsunnan

  • 基于网络处理器IXP1200的以太网上联卡设计

    以太网上联卡是以ATM 技术为内核的DSLAM 设备中的一块板卡,DSLAM 设备通过它可直接与IP 网络相连,由于在进行ATM 与IP 转换时要消耗大量资源,因而很容易使上联卡成为整个系统的瓶颈。文章提出了一种基于网络处理器IXP1200 的以太网上联卡设计方案,该方案利用IXP1200 网络处理器强大的数据处理能力和高度的灵活性来实现对数据的线速处理,同时也可根据需要增加新的功能。

    标签: 1200 IXP 网络处理器 以太网

    上传时间: 2014-01-10

    上传用户:x4587

  • 基于嵌入式的实时通信协议栈研究与设计

    传统的TCP/IP协议重点在于保证数据传输的可靠性及流量控制,而在实时性要求相对较高的嵌入式领域, 其实时性方面的性能显得不足。为此,对基于TCP/IP协议的嵌入式通信协议栈进行了分析,针对通信中的TCP拥塞控制问题进行了改进,有效地提高了TCP/IP协议的实时性。

    标签: 嵌入式 实时通信 协议栈

    上传时间: 2013-11-25

    上传用户:wmwai1314

  • 基于ARM技术的远程图像信息传输

    基于ARM技术的远程图像信息传输描述了tcp/ip协议实现图像信息传输的方式。

    标签: ARM 远程图像 信息传输

    上传时间: 2013-11-24

    上传用户:csgcd001

  • 基于Nios II的双网传真机系统的研究与开发

    基于Nios-II设计和实现了支持PSTN网络、Internet网络的双网传真机系统,利用FPGA实现了传真机系统的多个电路模块,包括A/D采样控制逻辑、二值化图像处理模块、MH编码模块、MH译码模块和CIS扫描、TPH打印、电机控制模块。基于μC/OS-II、Niche TCP/IP实现了T30协议通信、非实时网络传真通信、Tiff文件创建、Tiff文件解析模块。使用Altera Cyclone EP1C20开发板实现和验证了整机系统,经过软硬件联调,达到了系统设计指标和功能。

    标签: Nios 双网传真机

    上传时间: 2013-11-13

    上传用户:xwd2010

  • 使用LabVIEW FPGA模块设计IP核

    对于利用LabVIEW FPGA实现RIO目标平台上的定制硬件的工程师与开发人员,他们可以很容易地利用所推荐的组件设计构建适合其应用的、可复用且可扩展的代码模块。基于已经验证的设计进行代码模块开发,将使现有IP在未来应用中得到更好的复用,也可以使在不同开发人员和内部组织之间进行共享和交换的代码更好服用

    标签: LabVIEW FPGA IP核 模块设计

    上传时间: 2013-10-14

    上传用户:xiaodu1124

  • 基于Quartus II免费IP核的双端口RAM设计实例

      QuartusII中利用免费IP核的设计   作者:雷达室   以设计双端口RAM为例说明。   Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;

    标签: Quartus RAM IP核 双端口

    上传时间: 2013-10-18

    上传用户:909000580

  • 基于FPGA的多功能频率计的设计

    基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C语言对MC8051 IP Core进行编程,以其作为控制核心,实现系统控制。在FPGA芯片中,利用Verilog HDL语言进行编程,设计了以MC8051 IP Core为核心的控制模块、计数模块、锁存模块和LCD显示模块等几部分,实现了频率的自动测量,测量范围为0.1Hz~50MHz,测量误差0.01%。并实现测频率、周期、占空比等功能。  

    标签: FPGA 多功能 频率计

    上传时间: 2013-10-27

    上传用户:潜水的三贡

  • 基于FPGA的PAL-VGA转换器的实现

    介绍了基于Xilinx Spartan- 3E FPGA XC3S250E 来完成分辨率为738×575 的PAL 制数字视频信号到800×600 的VGA 格式转换的实现方法。关键词: 图像放大; PAL; VGA; FPGA 目前, 绝大多数监控系统中采用的高解析度摄像机均由47 万像素的CCD 图像传感器采集图像, 经DSP 处理后输出的PAL 制数字视频信号不能直接在VGA 显示器上显示, 而在许多场合需要在VGA 显示器上实时监视, 这就需要将隔行PAL 制数字视频转换为逐行视频并提高帧频, 再将每帧图像放大到800×600 或1 024×768。常用的图像放大的方法有很多种, 如最临近赋值法、双线性插值法、样条插值法等[ 1] 。由于要对图像进行实时显示, 本文采用一种近似的双线性插值方法对图像进行放大。随着微电子技术及其制造工艺的发展, 可编程逻辑器件的逻辑门密度有了很大提高, 现场可编程逻辑门阵列( FPGA) 有着逻辑资源丰富和可重复以及系统配置的灵活性, 同时随着微处理器、专用逻辑器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越来越强, 因此FPGA 在现代电子系统设计中发挥着越来越重要的作用。本课题的设计就是采用VHDL 描述, 基于FPGA 来实现的。

    标签: PAL-VGA FPGA 转换器

    上传时间: 2014-02-22

    上传用户:a1054751988