虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基于IEEE 1394总线的高速相机数据传输<b>方案设计</b>

  • 基于SPI接口和FIFO缓冲器的大容量高速实时数据存储方案

    大容量高速实时数据存储方案

    标签: FIFO SPI 接口 大容量

    上传时间: 2013-11-18

    上传用户:youke111

  • 基于反射内存网络的数据组播机制研究

    基于以太网的组播速率较低,无法满足实时系统,且无拥塞控制机制,易出现丢包、乱序等现象;同时,基于以太网组播的应用程序不能直接移植到反射内存网。针对上述问题,提出了一种基于反射内存网的组播实现方案,将组播技术与反射内存网技术相结合,实现了参与组播的各节点间的高速通信。该方案的实现,不仅提高了节点间的通信的可靠性,还提高了基于以太网组播的应用程序的可移植性。

    标签: 反射 内存 网络 数据组播

    上传时间: 2013-10-10

    上传用户:skfreeman

  • 基于SOPC的以太网远程数据采集系统设计

    针对测控系统中设备分散,检测环境恶劣的情况,设计了一种基于SOPC的以太网远程数据采集系统。系统采样基于NiosⅡ软核的SOPC架构,以μC/OS-Ⅱ嵌入式实时操作系统为软件运行平台,以LWIP为以太网通信协议,实现了远程数据采集和以太网传输及控制。整个系统在CycloneⅡEP2C35开发板上实现并通过验证,实验结果满足设计要求并具有较好的应用前景。

    标签: SOPC 以太网 远程数据采集 系统设计

    上传时间: 2014-12-29

    上传用户:liansi

  • LVDS和TTL板的接口定义及连接原理图

    LVDS和TTL板的接口定义及连接原理图: TTL板与LVDS 相同 一、接口定义: 1、 LCD MODULE与驱动板之间的信号线接口定义如下:VDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是IEEE 1596.3标准。

    标签: LVDS TTL 接口定义 原理图

    上传时间: 2013-10-14

    上传用户:wangchong

  • 基于多核处理器的弹载嵌入式系统设计研究

    基于实现目标探测识别以及高精度目标信息测量等复杂处理算法的目的,采用单片多核DSP TMS320C6678构成弹载高速多任务实时嵌入式处理平台,通过数据流处理模式的并行软件设计方法,将系统处理任务均衡分配到各处理器内核,以实现实时并行处理,提升弹载信息处理系统的功能和性能。开展基于多核处理器的并行软件研制、充分发挥多核处理能力将成为弹载嵌入式系统软件设计的新课题。

    标签: 多核处理器 嵌入式系统设计

    上传时间: 2013-11-23

    上传用户:璇珠官人

  • 基于FPGA的16位数据路径的AESIP核

    基于FPGA的16位数据路径的AESIP核

    标签: AESIP FPGA 数据路径

    上传时间: 2013-11-12

    上传用户:zhangjinzj

  • 基于AXI总线的MicroBlaze双核SoPC系统设计

    目的是利用嵌入在Xilinx FPGA中的MicroBlaze核实现基于AXI总线的双核嵌入式系统设计以及共享实现LED灯的时控.

    标签: MicroBlaze SoPC AXI 总线

    上传时间: 2014-12-30

    上传用户:stewart·

  • 基于SPI接口和FIFO缓冲器的大容量高速实时数据存储方案

    大容量高速实时数据存储方案

    标签: FIFO SPI 接口 大容量

    上传时间: 2014-01-04

    上传用户:herog3

  • 基于LabView的阀门试验数据采集系统

    基于LabView的阀门试验数据采集系统

    标签: LabView 阀门 试验数据 采集系统

    上传时间: 2013-11-05

    上传用户:zhoujunzhen

  • JPEG2000中二维小波变换的高速VLSI设计与实现

    提出了一种基于9/7小波的二维小波变换器的硬件设计方案.通过优化算法以及采用行列变换并行处理的方式,提高了变换器的数据吞吐量.该方案采用了流水线技术,较大地提高了硬件效率.综合结果表明,该方案的系统时钟可达到110 MHz,且具有高速、高吞吐量、片内存储器小等优点.

    标签: JPEG 2000 VLSI 二维小波变换

    上传时间: 2015-01-03

    上传用户:yangbo69