读写器的设计是畜产品可溯源系统的硬件基础和关键技术之一。采用自行设计基于CC1110芯片读写器的方法,该读写器可通过USB接口灵活组成基站式读写器或手持式读写器,大大提高畜产品可溯源系统的兼容性和可移植性。通过读写器的实际测试,得出下列结论:随着数据传输率的减小,通讯距离和信号强度都逐渐增加;采用60 kbps数据传输率,MSK调制方式,540 kHz滤波带宽时,读写器和电子标签可在90 m范围内准确识别。
上传时间: 2013-10-27
上传用户:lchjng
一种基于FPGA的曼彻斯特编译码电路设计
上传时间: 2013-11-18
上传用户:洛木卓
颠覆未来:基于FPGA的可重构计算机,畅想了可重构计算机的未来
上传时间: 2013-11-22
上传用户:bensonlly
本文是基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现(英文资料)
上传时间: 2013-10-27
上传用户:yzy6007
针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。
上传时间: 2013-11-23
上传用户:cylnpy
本书主要介绍了基于cpld/fpga的数字通信系统的设计原理与建模方法。从通信系统的组成、eda概述及建模的概念开始(第1~2章),围绕数字通信系统的vhdl设计与建模两条主线,讲述了常用基本电路的建模与vhdl编程设计(第3章),详细地介绍了数字通信基带信号的编译码、复接与分接、同步信号提取、数字通信基带和频带收发信系统、伪随机序列与误码检测等的原理、建模与vhdl编程设计方法(第4~9章)。全书主要是基于cpld/fpga芯片和利用vhdl语言实现对数字通信单元及系统的建模与设计。 全书内容新颖,循序渐进,概念清晰,针对性和应用性强,既可作为高等院校通信与信息专业的高年级本科生教材或研究生的参考书,也可供科研人员及工程技术人员参考。
上传时间: 2014-01-03
上传用户:tiantian
微软亚洲研究院论文:基于对象组播中可扩展视频流的打包和自适应数率控制机制
上传时间: 2013-12-06
上传用户:三人用菜
基于SRAM的可重配置电路
上传时间: 2015-01-23
上传用户:rocketrevenge
一个基于Access数据库的万能类 只要修改“注册”部分便可与任何 其他数据库相连。
上传时间: 2015-02-05
上传用户:wfeel
本程序是用纯C语言编的一个基于命令行的四则运算计算器。主要用于计算四则运算表达式的值,同时可以实现四种进制任意两种之间的转换。 主要功能:1.四则运算:能够解释并执行四则运算表达式。四则运算就是包含+、—、*、/、.(小数点)和数字的运算表达式,例如:3+2.9*(5-6/3) -4+(+8*6)等; 2.错误警告:能够对不符合语法的表达式给出相应的错误警告,本程序共给出了8大类警告 3.进制转换:能够做二进制、八进制、十进制、十六进制中任意两种进制之间的互相转换 4.帮助系统:提供完善的帮助系统 5.出错保护:有良好的出错保护系统,命令行输入错误,程序仍能正常运行。
上传时间: 2013-12-21
上传用户:aysyzxzm