虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

均<b>流技术</b>

  • 基于最大均流法的DCDC变换器并联系统研究

    DC/DC变换器的并联技术是提高DC/DC变换器功率等级的有效途径,而如何实现并联模块间输出电流的平均分配是实现并联的核心技术.目前的并联均流技术多是在并联模块参数差异不大的情况下实现的,对于并联系统在并联模块参数差异较大的极限情况下的稳态和暂态性能则很少涉及.该文着重对并联系统在参数差异很大的条件下的工作情况进行了研究.首先利用基于状态空间平均法的小信号分析对最大均流法的均流原理进行了分析,并对并联系统的稳定性进行了讨论.之后针对已有的均流方案的局限性提出了一种新的具有限流功能的三环控制均流策略.为了验证所提出的方案的可行性,建立了MATLAB仿真平台,利用模块化仿真的思想进行了系统仿真,初步验证了方案的合理性.最后搭建了实际的DC/DC并联系统试验平台,对采用该方案的并联系统的稳态和暂态性能进行了全面的考察,得到了令人满意的结果,证明了具有限流功能的三环控制均流策略是切实可行的.

    标签: DCDC 均流 变换器 并联

    上传时间: 2013-04-24

    上传用户:lzm033

  • LLC谐振全桥并联均流开关电源的研制

    随着软开关技术和并联均流技术的发展,高性能的大功率高频开关电源的研究与开发已成为电力电子领域的重要研究方向。针对大功率电源在性能、重量、体积、效率和可靠性方面的要求,本文主要对高效率的开关电源主电路结构和并联均流控制技术进行研究,并研制出一种基于LLC谐振的交流电力机车智能控制充电机系统。交流传动电力机车对其所用的大功率蓄电池充电机的工作效率要求达到90%以上,这是采用硬开关技术的开关电源难以达到的。根据这种开关电源功率大、效率要求高的特点,充电机主电路采用了LLC谐振全桥电路的结构。选取谐振元件参数是设计LLC谐振全桥电路的重点和难点,本文通过建立LLC全桥谐振变换器的线性等效模型,详细分析了LLC谐振全桥的频率、短路和空载特性,提出一套完整的LLC谐振全桥电路结构的参数设计方法。本充电机最大输出电流为150A,为此设计采用了5个30A电源模块并联供电的模式。论文依据设计要求选取LLC谐振全桥电路的元件参数,利用 SABER仿真验证了参数的正确性:并完成了整个电源模块主电路其它器件的参数选择;控制电路采用通用PWM调制芯片SG2525实现PFM调频控制。实现了电源模块的高频ZVS(零电压开关)软开关,有效地提高了电源模块的转换效率,减小了单模块的体积。通过对几种常用的负载均流方法进行研究和电路分析,根据主从均流控制的特点,采用CAN总线实现主从均流法,数字均流的采用提高了系统的抗干扰能力;设计了监控模块对各电源模块和整体输出进行监控;通过CAN总线接口和人机接口的设计,提高了电源系统的智能化和可操作性。实现了多个电源模块并联供电的模式最后给出了电源模块的实验结果和电源系统并联运行的测量数据,实验证明了理论分析的正确性和设计方法的合理性。

    标签: llc 开关电源

    上传时间: 2022-04-04

    上传用户:

  • 限流技术在无刷直流电机控制器中的应用

    限流是无刷直流电机控制器系统中的关键点和难点,是保证整个系统正常工作的前提条件,设计中的AD对齐采样技术是整个限流工作的关键。该技术应用在一种以PSoC为主控芯片的电动车用无刷直流电机控制器,给出了整体的方案以及关键技术的具体设计方案。经实验验证是一种较好的限制控制器电流的方案。

    标签: 限流技术 无刷直流 中的应用 电机控制器

    上传时间: 2013-10-24

    上传用户:水口鸿胜电器

  • 基于J2EE技术的网上商城系统构建 本课题以国家8 6 3引导项目

    基于J2EE技术的网上商城系统构建 本课题以国家8 6 3引导项目 , 暨新疆自治区高新计划项目 — 广汇美居物流园网上 商城系统为背景。旨 在利用先进的系统建模思想以及当前流行的We b编程技术,将迭 代式、以用户需求为驱动和以构架为中心的R U P统一开发过程的系统建模思想应用到 电子商务系统模型的需求分析和设计的各个阶段, 完整地实现整个系统的建模过程。 在 此基础上对系统实现的关键技术问题:数据库的并发访问,MV C模式的应用以及统计 信息的图表显示等关键技术进行了具体的分析和实现。 本文利用I nt e 川 e 吸 的强大功能,借鉴国内外电子商务方面的相关经验,分析虚拟店 铺,网上商城及网上拍卖的功能结构和实现方式, 为广汇美居物流园的商户搭建网上虚 拟店铺,网上商城及网上商品竟拍系统平台。该系统经过近半年的使用,实际应用效果 较好。采用的R U P开发方法和M V c的设计模式使系统的灵活性和可扩展性大大增强。

    标签: J2EE 网上商城 系统构建

    上传时间: 2014-12-03

    上传用户:edisonfather

  • 1.有三根杆子A,B,C。A杆上有若干碟子 2.每次移动一块碟子,小的只能叠在大的上面 3.把所有碟子从A杆全部移到C杆上 经过研究发现

    1.有三根杆子A,B,C。A杆上有若干碟子 2.每次移动一块碟子,小的只能叠在大的上面 3.把所有碟子从A杆全部移到C杆上 经过研究发现,汉诺塔的破解很简单,就是按照移动规则向一个方向移动金片: 如3阶汉诺塔的移动:A→C,A→B,C→B,A→C,B→A,B→C,A→C 此外,汉诺塔问题也是程序设计中的经典递归问题

    标签: 移动 发现

    上传时间: 2016-07-25

    上传用户:gxrui1991

  • 溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void)

    溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void) { int a=73,b=85,c=66 { if (a>=90) printf("a=A等級!!\n") else if (a>=80) printf("73分=B等級!!\n") else if (a>=70) printf("73分=C等級!!\n") else if (a>=60) printf("73分=D等級!!\n") else if (a<60) printf("73分=E等級!!\n") } { if (b>=90) printf("b=A等級!!\n") else if (b>=80) printf("85分=B等級!!\n") else if (b>=70) printf("85分=C等級!!\n") else if (b>=60) printf("85分=D等級!!\n") else if (b<60) printf("85分=E等級!!\n") } { if (c>=90) printf("c=A等級!!\n") else if (c>=80) printf("66分=B等級!!\n") else if (c>=70) printf("66分=C等級!!\n") else if (c>=60) printf("66分=D等級!!\n") else if (c<60) printf("66分=E等級!!\n") } system("pause") return 0 }

    标签: include stdlib stdio gt

    上传时间: 2014-11-10

    上传用户:wpwpwlxwlx

  • 溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void)

    溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void) { int a=73,b=85,c=66 { if (a>=90) printf("a=A等級!!\n") else if (a>=80) printf("73分=B等級!!\n") else if (a>=70) printf("73分=C等級!!\n") else if (a>=60) printf("73分=D等級!!\n") else if (a<60) printf("73分=E等級!!\n") } { if (b>=90) printf("b=A等級!!\n") else if (b>=80) printf("85分=B等級!!\n") else if (b>=70) printf("85分=C等級!!\n") else if (b>=60) printf("85分=D等級!!\n") else if (b<60) printf("85分=E等級!!\n") } { if (c>=90) printf("c=A等級!!\n") else if (c>=80) printf("66分=B等級!!\n") else if (c>=70) printf("66分=C等級!!\n") else if (c>=60) printf("66分=D等級!!\n") else if (c<60) printf("66分=E等級!!\n") } system("pause") return 0 }

    标签: include stdlib stdio gt

    上传时间: 2013-12-12

    上传用户:亚亚娟娟123

  • 给定两个集合A、B

    给定两个集合A、B,集合内的任一元素x满足1 ≤ x ≤ 109,并且每个集合的元素个数不大于105。我们希望求出A、B之间的关系。 任 务 :给定两个集合的描述,判断它们满足下列关系的哪一种: A是B的一个真子集,输出“A is a proper subset of B” B是A的一个真子集,输出“B is a proper subset of A” A和B是同一个集合,输出“A equals B” A和B的交集为空,输出“A and B are disjoint” 上述情况都不是,输出“I m confused!”

    标签:

    上传时间: 2017-03-15

    上传用户:yulg

  • 高性能、大容量可调ACDC直流开关电源的研究.rar

    本文对高性能、大容量可调AC-DC直流开关电源进行了研究。文章详细分析了高性能、大容量可调AC-DC直流开关电源的工作原理,并提出了主电路和控制电路的详细设计方案。在此基础上,完成了整个系统的硬件电路设计和软件程序的编制,并对电源装置的硬件和软件进行了调试和修改。在分析原理的基础上,本文从三相桥式不控整流、全桥变换器、高频变压器、滤波电路等环节对该系统的主电路进行了阐述,同时探讨了该电源系统实现大容量的解决方案,即采用多个电源模块并联运行。本文还探讨了多个电源模块并联运行时的自动均流技术,并详细介绍了基于平均值的自动均流电路。在电压调节环节上,详细分析了基于SG1525控制芯片的PWM控制电路。本文研制的直流开关电源具有输出电压可调、输出电流大、纹波小等特点,而且还具有换档、远程控制等功能。它主要用于各种直流电机性能测试,实验结果表明它基本达到设计要求,从而验证了理论分析的正确性,具有广阔的应用前景。

    标签: ACDC 性能 大容量

    上传时间: 2013-07-31

    上传用户:851197153

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost