基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。
上传时间: 2013-10-12
上传用户:kz_zank
针对PCB板元器件缺漏这一具体问题,提出了在背光环境下对获取到的PCB板图像,结合RGB色彩特征用OTSU阀值方法进行分割,结果优于传统的OTSU阀值方法。
上传时间: 2013-10-08
上传用户:zhuyibin
FPGA,图像处理,采用 FPGA 实现视频和图像处理设计。
上传时间: 2013-11-11
上传用户:417313137
介绍了外置式USB无损图像采集卡的设计和实现方案,它用于特殊场合的图像处理及其相关领域。针对图像传输的特点,结合FPCA/CPLD和USB技术,给出了硬件实现框图,同时给出了PPGA/CPLD内部时序控制图和USB程序流程图,结合框图和部分程序源代码,具体讲述了课题中遇到的难点和相应的解决方案。
上传时间: 2013-10-29
上传用户:qw12
Protel 99SE采用数据库的管理方式。Protel 99SE软件沿袭了 Protel 以前版本方便易学的特点,内部界面与 Protel 99 大体相同,新增加了一些功能模块,功能更加强大。新增的层堆栈管理功能,可以设计 32 个信号层,16 个地电层,16 个机械层。新增的 3D 功能让您在加工印制版之前可以看到板的三维效果。增强的打印功能,使您可以轻松修改打印设置控制打印结果。Protel 99SE容易使用的特性还体现在“这是什么”帮助,按下右上角的小问号,然后输入你所要的信息,可以很快地看到特性的功能,然后用到设计中,按下状态 栏末端的按钮,使用自然语言帮助顾问。
上传时间: 2013-10-19
上传用户:shirleyYim
提出了一种将堆栈空间划分为任务栈和中断嵌套栈的设计结构,使堆栈空间最小化。采用VHDL硬件语言,在FPGA设备上模拟实现了具有自动检验功能的栈空间管理器。栈空间管理器由不同功能的逻辑模块组成,主要阐述了状态控制逻辑模块和地址产生逻辑模块的设计方法。
上传时间: 2013-11-08
上传用户:jiangfire
设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高处理速度可达92.93MHz。以50MHz频率工作时,可在0.5s以内完成一幅256×256指纹图像的增强处理。
上传时间: 2013-11-06
上传用户:rishian
EDA工程建模及其管理方法研究2 1 随着微电子技术与计算机技术的日益成熟,电子设计自动化(EDA)技术在电子产品与集成电路 (IC)芯片特别是单片集成(SoC)芯片的设计应用中显得越来越重要。EDA技术采用“自上至下”的设计思想,允许设计人员能够从系统功能级或电路功能级进行产品或芯片的设计,有利于产品在系统功能上的综合优化,从而提高了电子设计项目的协作开发效率,降低新产品的研发成本。 近十年来,EDA电路设计技术和工程管理方面的发展主要呈现出两个趋势: (1) 电路的集成水平已经进入了深亚微米的阶段,其复杂程度以每年58%的幅度迅速增加,芯片设计的抽象层次越来越高,而产品的研发时限却不断缩短。 (2) IC芯片的开发过程也日趋复杂。从前期的整体设计、功能分,到具体的逻辑综合、仿真测试,直至后期的电路封装、排版布线,都需要反复的验证和修改,单靠个人力量无法完成。IC芯片的开发已经实行多人分组协作。由此可见,如何提高设计的抽象层次,在较短时间内设计出较高性能的芯片,如何改进EDA工程管理,保证芯片在多组协作设计下的兼容性和稳定性,已经成为当前EDA工程中最受关注的问题。
上传时间: 2013-10-15
上传用户:shen007yue
为了对航空发动机装配过程进行有效地监控与控制,提高产品的装配质量与效率,降低出错率,本文提出了一种装配过程控制的管理平台,建立了装配技术状态的数据模型, 实现对整个装配数据的管理与跟踪,采用三维装配工艺可视化提高了装配的理解性,并对物料的流转状态进行控制,从而对整个航空发动机装配过程进行有效的控制。
上传时间: 2013-11-19
上传用户:mahone
水资源无线远程抄表监控管理系统系统适用于从江河、湖泊和地下水取水的各类取水户水资源取水计量实时监测。
上传时间: 2015-01-02
上传用户:WMC_geophy