平均周期图法 重叠和不重叠分段 功率谱估计
上传时间: 2016-02-14
上传用户:康郎
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE
对spn分组密码基于用同一个密钥加密后的周期的漏洞分析
上传时间: 2016-02-20
上传用户:iswlkje
信号发生器由波形选择开关控制波形的输出, 分别能输出正弦波、方波和三角波三种波形, 波形的周期为2秒
上传时间: 2013-12-02
上传用户:TF2015
Bartlett法:Bartlett平均周期图的方法是将N点的有限长序列x(n)分段求周期图再平均。
上传时间: 2013-12-18
上传用户:chenlong
用周期图法求出的功率谱曲线和burg算法求出的AR功率谱曲线(p=50)
上传时间: 2013-12-22
上传用户:13188549192
用单片机控制dds进行实时采样 并通过反馈保证相位无突变。。!! 将输出的波形 进行周期放大
上传时间: 2013-12-21
上传用户:ommshaggar
软件工程教案(邓良松) 1.1 软件工程的产生 1.2 软件工程过程和软件生存周期 1.3 软件生存周期模型 1.4 软件开发方法 1.5 软件开发工具
上传时间: 2013-12-25
上传用户:dengzb84
Moore型状态机设计,基于VHDL.能够根据微处理器的读写周期,分别对应存储器输出写使能WE和读使能OE信号.
上传时间: 2013-12-19
上传用户:cjl42111
关于功率谱估计的,周期图法,自相关法,bartlett法和welch法,还有一个复倒谱估计的代码
上传时间: 2014-01-19
上传用户:CSUSheep