9850dds 频率合成器 51单片机控制的可调频率可调幅度的驱动程序
9850dds 频率合成器 51单片机控制的可调频率可调幅度的驱动程序...
9850dds 频率合成器 51单片机控制的可调频率可调幅度的驱动程序...
基于FPGA的直接数字频率合成器(DDS)设计 (源程序)...
此为89C2051控制DDS频率合成器AD9850,内含51之组合语言之程式码以及其电路图,电路图为一般图档....
此为使用DDS直接数字频率合成器之设计报告,作者相当的详细介绍DDS之原理以及使用Altera之FPGA做设计,供使用者参考....
直接频率合成器,采用verilog hdl...
频率合成器环路滤波器的设计,介绍由集成锁相芯片PE3236 和集成锁相芯片ADF4107 组成的单环锁相环常用的环路滤波器。...
小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器...
《DDS原理简介(中文)》DDS即直接数字频率合成器,原理及系统设计实现...
使用VHDL硬件描述语言实现了直接频率合成器的制作,并在Altera公司的CycloneII上得到实现,验证了代码的正确性。用户操作可以参照程序中的说明,请使用QuartusII6.0以上版本打开,低...
这是一个在MTALAB 中采用的SIMULIN设计的多功能数字频率合成器的源代码...