eda的发展趋势: 在一个芯片上完成的系统级的集成已成为可能可编程逻辑器件开始进入传统的ASIC市场EDA工具和IP核应用更为广泛高性能的EDA工具得到长足的发展计算机硬件平台性能大幅度提高,为复杂的SoC设计提供了物理基础。
上传时间: 2013-11-05
上传用户:Togetherheronce
本文介绍了一种基于EDA(电子设计自动化)技术的多功能信号发生器,它采用CPLD(复杂可编程逻辑器件)与单片机结合的方法,可以产生递增锯齿波、递减锯齿波、三角波、阶梯波、方波、正弦波共6种波形。
上传时间: 2013-10-13
上传用户:金宜
结合模拟电路、数字电路、可编程逻辑器件、单片机电子线路CAD等课程中所学的理论知识,按要求独立设计方案,培养学生独立分析与解决问题的能力
上传时间: 2013-12-27
上传用户:ruan2570406
单片机具有逻辑控制功能灵活的特点,复杂可编程逻辑器件(CPLD)具有集成度高、可靠性好及工作速度快的优点,基于二者各自的优点,设计了一种脉宽固定为1 μs,周期可调的单头、双头、三头三路脉冲产生电路,该脉冲发生器可实现在脉冲不间断的情况下改变周期,其波形要求精度高、漂移小、抗干扰能力强。
上传时间: 2013-10-22
上传用户:kqc13037348641
摘要:应用复杂可编程逻辑器件CPLD和微控制器MPU技术,设计了符合俄罗斯OCT18977-79 和PTM1495-75航空数据总线标准的多通道串行双极性数字发送电路。该电路结构简单、使用灵活、可靠性高,可广泛应用于俄制机载设备的检测及仿真试验。关键词:复杂可编程逻辑器;航空数据总线;ARINC429
上传时间: 2013-10-11
上传用户:风行天下
在超声技术日益发展的今天,一个高质量的超声信号源成为各种超声产品的主动力。传统模拟超声信号源的智能化控制尚不完善,只能直接产生适当频率的电信号,用以驱动特定的超声波换能器。这对于信号源的合理利用是一个较大的弊端。本文介绍了一种采用单片机与复杂可编程逻辑器件(CPLD)相结合的方法设计的新型任意波形发生器(AWG)。其中波形合成采用了直接数字合成(DDS)技术。本系统能输出频率和幅度可调的多种标准函数波以及任意波形。信号频率范围覆盖超低频和高频,同时极大地提高了频率的分辨率和准确度,因此可以用它代替常用的模拟超声信号源。本系统采用单片机(AT89S52)对整机的输入、输出过程和波形数据采集进行控制。高速的CPLD(EPM7128S)将波形数据从存储器(AT28C256)中读出并送给波形生成DAC(AD7524)进行转换,形成所要的波形。并通过改变幅度控制DAC(DAC0832)的输入值来调节输出波形的峰值。用户通过面板上的矩阵键盘和1602液晶模块进行人机交互。串行E2PROM(AT24C02)实现了波形数据掉电保存功能。任意波形数据既可由输入的模拟信号经A/D转换后获得,也可采用具备RS-232接口的手写板直接输入。
上传时间: 2013-11-25
上传用户:wvbxj
µPSD3251标准的8032内核-3个16位定时器/计数器-2个外部中断双FLASH结构-64K字节MainFLASH-16K字节SecondFLASH-2K字节的SRAM-可编程逻辑-DPLD,CPLD-提供I2C,UART接口,PWM,ADC-提供更多的I/O口-高达50根I/O口线内置WDT在系统编程(ISP)在应用中再编程(IAP)·PSD结构提高了8051的性能·-可编程系统外围芯片·-双FLASH实现在应用中再编程(IAP)·-允许8051程序代码和数据在存储器间的切换,满足用户的需要·-JTAG编程特别适用于实验开发和生产阶段的需要·高达288K字节的存储单元,为什么要这么大的存储单元·-使用C语言编程需要用较大的存储空间·-菜单、图形、显示类的用户接口要用到大量的存储空间·-多种语言、字体以及数据表需要大空间存储器·-要想数据转换速度快同样需要大量的存储单元·-数据记录·-低成本·-与其他的以8051或某种8位MCU为内核带有大容量的SRAM和Flash的设备相比,uPSD为用节省了成本
上传时间: 2013-10-09
上传用户:rocwangdp
摘 要:本文以日本东芝公司的线阵CCD器件TCD1206SUP为例,在研究了线阵CCD器件工作原理和驱动电路波形的基础上,介绍了采用图形式层次设计方法,用复杂可编程逻辑器件(CPLD)设计线阵CCD驱动脉冲的实现方法。用一片EPM7064设计出TCD1206SUP正常工作所需的驱动波形,减小了驱动器的体积。讨论了电路的工作原理和设计特点,同时给出了电路原理图和CPLD电路的时序仿真波形。关键词:电荷耦合器件;复杂可编程逻辑器件;线阵CCD;驱动时序;驱动电路
上传时间: 2013-11-04
上传用户:75119158
本应用指南讨论 Xilinx 的复杂可编程逻辑器件 (CPLD)、现场可编程门阵列 (FPGA) 和 PROM 系列的配置与编程选项,并演示了各系列最常用的部分配置方法。
上传时间: 2013-11-08
上传用户:xianglee
Quartus II 中文教程 您现在阅读的是 Quartus II 简介手册。 Altera® Quartus® II 设计软件是适合单芯片可编程系统 (SOPC) 的最全面的设计环境。 如果您以前用过MAX+PLUS® II 软件、其它设计软件或 ASIC 设计软件,并且准备改用Quartus II 软件,或如果您对 Quartus II 软件有了一些了解但想进一步了解它的功能,那么本手册非常适合您。本手册针对的读者是 Quartus II 软件的初学者,它概述了可编程逻辑设计中Quartus II 软件的功能。 不过,本手册并不是 Quartus II 软件的详尽参考手册。 相反,本手册只是一本指导书,它解释软件的功能以及显示这些功能如何帮助您进行 FPGA 和 CPLD 设计。 本手册按一系列特定的可编程逻辑设计任务来组织内容。 无论是使用 Quartus II 图形用户界面、其它 EDA 工具还是 Quartus II 命令行界面,本手册都将为您介绍最适合设计流程的功能。第一章概述了主要图形用户界面、EDA 工具和命令行界面设计流程。 接下来的每一章开头都介绍了该章的具体用途,并对每个任务流加以概述。 它显示了如何将 Quartus II 软件与现有的 EDA 工具和命令行设计流程集成在一起。另外,手册还向您推荐了有效使用 Quartus II 软件的其它可用资源,例如Quartus II 联机帮助和 Quartus II 联机教程、应用程序说明、白皮书以及Altera 网站提供的其它文档和资源。跟随本手册学习 Quartus II 软件,了解此软件如何帮助您提高效率并缩短设计周期,如何与现有可编程逻辑设计流程集成以及如何快速有效地达到设计、性能和时间要求。
上传时间: 2013-12-22
上传用户:panpanpan