虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

可编程逻辑<b>器件</b>

  • FM7K325T高性能现场可编程门阵列_技术手册

    FM7K325T高性能现场可编程门阵列_技术手册国产FPGA技术规格书

    标签: 可编程门阵列

    上传时间: 2022-04-22

    上传用户:

  • 《FPGA应用开发入门与典型实例》 pdf 华清远见10年特献版

    逻辑器件分成两类:① 固定的或定制的。② 可编程的或可变的。其中,固定的或定制的逻辑器件通常称为专用芯片(ASIC)。ASIC 是为了满足特定的用途而设计的芯片,例如 MP3 解码芯片等。其优点是通过固化的逻辑功能和大规模的工业化生产,降低了芯片的成本,同时提高了产品的可靠性。随着集成度的提高,ASIC 的物理尺寸也在不断的缩小。但是,ASIC 设计的周期很长,而且投资大,风险高。一旦设计结束后,功能就固化了,以后的升级改版困难比较大。电子产品的市场正在逐渐细分,为了满足快速产品开发,产生了现场可编程逻辑器件(FPGA)。 自 1984 年 Xilinx 公司推出了第一片现场可编程逻辑器件(FPGA)至今,FPGA 已经历了 20 几年的快速发展历程。特别是近几年来,更是发展迅速。FPGA 的逻辑规模已经从最初的 1000 个可用门发展到现在的1000 万个可用门。FPGA 技术之所以具有巨大的市场吸引力,其根本原因在于:FPGA 不仅可以解决电子系统小型化、低功耗、高可靠性等问题,而且其开发周期短、投入少,芯片价格不断下降。FPGA 正在越来越多地取代传统上 ASIC,特别是在小批量、个性化的产品市场方面

    标签: fpga

    上传时间: 2022-04-22

    上传用户:

  • FPGA开发全攻略-工程师创新设计宝典-基础篇+技巧篇-200页

    FPGA开发全攻略-工程师创新设计宝典-基础篇+技巧篇-200页第一章、为什么工程师要掌握FPGA开发知识?作者:张国斌、田耘2008 年年初,某著名嵌入式系统IT 公司为了帮助其产品售后工程师和在线技术支持工程师更好的理解其产品,举行了ASIC/FPGA 基础专场培训.由于后者因为保密制度而只能接触到板级电路图和LAYOUT,同时因ASIC/FPGA 都是典型的SoC 应用,通常只是将ASIC/FPGA 当作黑盒来理解,其猜测性读图造成公司与外部及公司内部大量的无效沟通.培训结束后, 参与者纷纷表示ASIC/FPGA 的白盒式剖析极大提高了对产品的理解,有效解决了合作伙伴和客户端理解偏异性问题,参加培训的工程师小L 表示:“FPGA 同时拥有强大的处理功能和完全的设计自由度,以致于它的行业对手ASIC 的设计者在做wafer fabrication 之前, 也大量使用FPGA 来做整个系统的板级仿真,学习FPGA 开发知识不但提升了我们的服务质量从个人角度讲也提升了自己的价值。”实际上,小L 只是中国数十万FPGA 开发工程师中一个缩影,目前,随着FPGA 从可编程逻辑芯片升级为可编程系统级芯片,其在电路中的角色已经从最初的逻辑胶合延伸到数字信号处理、接口、高密度运算等更广阔的范围,应用领域也从通信延伸到消费电子、汽车电子、工业控制、医疗电子等更多领域,现在,大批其他领域的工程师也像小L 一样加入到FPGA 学习应用大军中。未来,随着FPGA 把更多的硬核如PowerPC™ 处理器等集成进来,以及采用新的工艺将存储单元集成,FPGA 越来越成为一种融合处理、存储、接口于一体的超级芯片,“FPGA 会成为一种板级芯片,未来的电子产品可以通过配置FPGA 来实现功能的升级,实际上,某些通信设备厂商已经在尝试这样做了。”赛灵思公司全球资深副总裁汤立人这样指出。可以想象,未来,FPGA 开发能力对工程师而言将成为类似C 语言的基础能力之一,面对这样的发展趋势,你还能简单地将FPGA 当成一种逻辑器件吗?还能对FPGA 的发展无动于衷吗?电子

    标签: fpga

    上传时间: 2022-04-30

    上传用户:fliang

  • STC15F104W单片机可编程定时器循环开关程序(注释详细)

    STC15F104W单片机可编程定时器循环开关程序,实现K1按一下,减5分,K2 按一下,加5分钟,适合单片机爱好者参考学习。

    标签: stc15f104w 单片机 定时器

    上传时间: 2022-05-12

    上传用户:默默

  • 西门子PLC可编程控制器S7-200仿真软件

    西门子PLC可编程控制器S7-200汉化仿真软件

    标签: PLC s7_200

    上传时间: 2022-05-19

    上传用户:

  • PSOC4入门.

    PSoC 4是真正的可编程嵌入式片上系统,在同一芯片中集成了自定义的模拟和数字外设功能、存储器以及ARM Cortex-MO微控制器这样的系统和大部分混合信号嵌入式系统不完全一样,它们使用了一个微控制器单元(MCU)和外部模拟和数字外设的组合。除MCU外,通常它还需要多个集成电路,如运算放大器、模数转换器(ADC)和应用特定的集成电路(ASIC)PSoC 4提供了一个低成本的备用方案-批量生产中一般低于一美元一该方案可以替代一般的MCU加外部集成电路(IC)的组合方案。它的可编程模拟和数字子系统不仅可以降低整个系统成本,而且还支持极为灵活地调整设计,使产品快速上市。PSoC 4的一流的功耗性能可以在仍保持SRAM数据、可编程逻辑以及响应中断唤醒的前提下仅消耗低达150 nA的电流。在非数据保持的电源模式,PSoC 4仅消耗20 nA的电流。PSoC 4中的电容式触摸感应特性,称为CapSense",能提供前所未有的信噪比、一流的防水性能以及支持各种类型的传感器,如按键、滑条、触控板和接近传感器。除PSoC4外,赛普拉斯PSoC系列还包括PSoC 1,PSoC 3和PSoC 5LP.这些器件提供了不同的架构和外设,更多有关的信息,请参见赛普拉斯平台PSoC解决方案的路线图PSoC 4系列的比较PSoC4包括下面三个器件系列:CYBC4000,CY8C4100以及CY8C4200,表1显示的是这些器件具有的特性。PSoC 4的功能集PSoC 4具有一个很大的功能集,包括:一个CPU和存储器子系统、一个数字子系统、一个模拟子系统以及全部系统资源,如图1所示。下面各节对每个特性进行了简要说明,更多有关信息,请查看PSoC 4的参考资源一节中所列出的PSoC 4系列器件的数据手册、技术参考手册(TRM)以及应用笔记.图1显示的是CY8C4200器件系列的各项特性。对于其他器件系列具备的这些特性的子集,请参考第2页上的表1.

    标签: psoc4

    上传时间: 2022-05-29

    上传用户:trh505

  • ALTERA FPGA/CPLD设计 高级篇(第2版)

    《Altera FPGA/CPLD设计(高级篇)(第2版)》结合作者多年工作经验,深入地讨论了altera fpga/cpld的设计和优化技巧。在讨论fpga/cpld设计指导原则的基础上,介绍了altera器件的高级应用;引领读者学习逻辑锁定设计工具,详细讨论了时序约束与静态时序分析方法;结合实例讨论如何进行设计优化,介绍了altera的可编程器件的高级设计工具与系统级设计技巧。    本书附带光盘中收录了altera quartus ii web版软件,读者可以安装使用,同时还收录了本书所有实例的完整工程、源代码和使用说明文件,便于读者边学边练,提高实际应用能力。第1章  可编程逻辑设计指导原则  第2章  Altera器件高级特性与应用第3章  LogicLock设计方法.第4章  时序约束与时序分析  第5章  设计优化第6章  Altera其他高级工具  第7章  FPGA系统级设计技术  

    标签: fpga cpld

    上传时间: 2022-06-13

    上传用户:

  • IGBT超音频串联移相调功感应加热电源的研究.

    本文以超音频串联谐振式感应加热电源为研究对象,应用锁相环和PID技术,采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)联合控制的数字化技术实现感应加热电源的频率跟踪和0~1800自由移相调功,为感应加热电源系统的数字化、信息化、柔性化、智能化控制提供了优质、可靠的技术基础。论文首先介绍了感应加热的基本原理及感应加热技术的发展动态。然后通过对感应加热电源中的主电路拓扑进行分析,比较串联谱振逆变电路与并联谐振逆变电路的优缺点,选择了更适合超音频感应加热电源的串联语振主电路。在确定了设计方案后,详细分析了电源的主电路结构并进行了系统各组成部分器件的参数计算和选取。通过对锁相环原理进行了分析,提出一种基于DSP的数字锁相环(DPLL)的实现方法。论文在分析和对比了感应加热电源的各种调功方式后,选择了移相调功对感应加热电源进行恒流调节。通过两种硬件方案的对比,确定了一种最佳方案,实现了基准臂与移相臂之间移相角的数字控制信号的产生。论文搭建了以TMS320LF2407A为控制核心的硬件控制平台。包括了采样电路、保护电路、驱动电路、显示电路等外围电路。在此基础上编制了系统的程序,完成了样机,并对其进行了整机联调,给出了电源的实测波形。实验结果证明基于DSP的DPLL完全可以胜任超音频的频率跟踪,系统硬件电路可靠,程序运行良好。

    标签: igbt 音频 电源

    上传时间: 2022-06-19

    上传用户:20125101110

  • 多脉冲时差法超声波流量计的设计与实现.

    工业生产和科学研究过程中,流量测量必不可少,由于超声波流量计可以将超声换能器火装在管道外面进行非接触测量,无需中断管道,设计和安装方便,并且满足大部分工业生产的精度要求,近年来得到了广泛应用.本设计采用了多脉冲时差法测量技术,增强了系统的抗干扰性,改善了测量效果。系统的硬件部分以MSP430F155为控制核心,选用了高精度时间数字转换器TDC-GPI和复杂可编程逻辑器件spl.S11032等芯片.充分发挥了ispL.S1032的在系统可编程性,设计了超声波退耦合脉冲定时器、抗干扰滤波器、数字单稳态触发器等电路,实现了多脉冲的时间差测量,进一步提高了硬件抗干扰性,并且完成了系统时钟同步和电平转换的任务。通过芯片内部的门电路传播时延实现系统传播时间的测量,可以达到较高的测量精度,与传统的通过高速数字计数器测时的方式相比,有很大的优势,可以在较低的频率下完成电路的设计,避免了高频电路设计中所带来的更繁杂的电磁兼容等方面的问题。软件设计是基于嵌入式实时操作系统Small RTOS 430的实现.Small RTOS 430是由IC/OS-I和Small RTOS 51经过改写和移植而来,最大限度的减少了操作系统本身的代码量和所需的内存空间,整个软件系统以任务为单位,任务的实现相互独立,简化了软件的开发过程,缩短了开发周期,增强了系统的可靠性本文设计的时差法超声波流量计,采用了TDC-GPI测量传播时间差,保证了较高的测量精度;使用ispLS1032完成了多脉冲情况下时间差的确定和超声波退耦合脉冲定时器、抗干扰滤波器等硬件抗干扰电路,改善了超声波流量计的测量效果.

    标签: 超声波流量计

    上传时间: 2022-06-21

    上传用户:得之我幸78

  • 基于CPLD和VHDL的一种线阵CCD驱动电路的设计

    1引言随着CCD技术的飞速发展,传统的时序发生器实现方法如单片机D口驱动法,EPROM动法,直接数字驱动法等,存在着调试困难、灵活性较差、驱动时钟频率低等缺点,已不能很好地满足CCD应用向高速化,小型化,智能化发展的需要。而可编程逻辑器件CPLD具有了集成度高、速度快、可靠性好及硬件电路易于编程实现等特点,可满足这些需要,而且其与VHDL语言的结合可以更好地解决上述问题,非常适合CCD驱动电路的设计。再加上可编程逻辑器件可以通过软件编程对其硬件的结构和工作方式进行重构,从而使得硬件的设计可以如同软件设计那样方便快捷,本文以东芝公司TCD1702C为例,阐述了利用CPLD技术,在分析其驱动时序关系的基础上,使用VHDL语言实现了CCD驱动的原理和方法。2线阵的工作原理及驱动时序分析TCD1702C为THOSHBA公司生产的一种有效像元数为7500的双沟道二相线阵CCD,其像敏单元尺寸为7um×7um×7um长宽高。中心距亦为7um.最佳工作频率IMHzTCD1702C的原理结构如图1所示。它包括:由存储电极光敏区和电荷转移电极转移栅组成的摄像机构,两个CCD移位寄存器,输出机构和补偿机构四个部分,如图1所示,

    标签: cpld vhdl ccd 驱动电路

    上传时间: 2022-06-23

    上传用户: