TLC2543是TI公司的12位串行模数转换器,使用开关电容逐次逼近技术完成A/D转换过程。由于是串行输入结构,能够节省51系列单片机I/O资源;且价格适中,分辨率较高,因此在仪器仪表中有较为广泛的应用。 TLC2543的特点 (1)12位分辩率A/D转换器; (2)在工作温度范围内10μs转换时间; (3)11个模拟输入通道; (4)3路内置自测试方式; (5)采样率为66kbps; (6)线性误差±1LSBmax; (7)有转换结束输出EOC; (8)具有单、双极性输出; (9)可编程的MSB或LSB前导; (10)可编程输出数据长度。 TLC2543的引脚排列及说明 TLC2543有两种封装形式:DB、DW或N封装以及FN封装,这两种封装的引脚排列如图1,引脚说明见表1 TLC2543电路图和程序欣赏 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double sum_final1; double sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe}; void delay(unsigned char b) //50us { unsigned char a; for(;b>0;b--) for(a=22;a>0;a--); } void display(uchar a,uchar b,uchar c,uchar d) { P0=duan[a]|0x80; P2=wei[0]; delay(5); P2=0xff; P0=duan[b]; P2=wei[1]; delay(5); P2=0xff; P0=duan[c]; P2=wei[2]; delay(5); P2=0xff; P0=duan[d]; P2=wei[3]; delay(5); P2=0xff; } uint read(uchar port) { uchar i,al=0,ah=0; unsigned long ad; clock=0; _cs=0; port<<=4; for(i=0;i<4;i++) { d_in=port&0x80; clock=1; clock=0; port<<=1; } d_in=0; for(i=0;i<8;i++) { clock=1; clock=0; } _cs=1; delay(5); _cs=0; for(i=0;i<4;i++) { clock=1; ah<<=1; if(d_out)ah|=0x01; clock=0; } for(i=0;i<8;i++) { clock=1; al<<=1; if(d_out) al|=0x01; clock=0; } _cs=1; ad=(uint)ah; ad<<=8; ad|=al; return(ad); } void main() { uchar j; sum=0;sum1=0; sum_final=0; sum_final1=0; while(1) { for(j=0;j<128;j++) { sum1+=read(1); display(a1,b1,c1,d1); } sum=sum1/128; sum1=0; sum_final1=(sum/4095)*5; sum_final=sum_final1*1000; a1=(int)sum_final/1000; b1=(int)sum_final%1000/100; c1=(int)sum_final%1000%100/10; d1=(int)sum_final%10; display(a1,b1,c1,d1); } }
上传时间: 2013-11-19
上传用户:shen1230
结合模拟电路、数字电路、可编程逻辑器件、单片机电子线路CAD等课程中所学的理论知识,按要求独立设计方案,培养学生独立分析与解决问题的能力
上传时间: 2013-12-27
上传用户:ruan2570406
单片机具有逻辑控制功能灵活的特点,复杂可编程逻辑器件(CPLD)具有集成度高、可靠性好及工作速度快的优点,基于二者各自的优点,设计了一种脉宽固定为1 μs,周期可调的单头、双头、三头三路脉冲产生电路,该脉冲发生器可实现在脉冲不间断的情况下改变周期,其波形要求精度高、漂移小、抗干扰能力强。
上传时间: 2013-10-22
上传用户:kqc13037348641
DSP的使用正呈爆炸式发展。OFDM、GPS相关器、FFT、FIR滤波器或H.264之类计算密集型算法在从移动电话到汽车的各种应用中都很常见。设计人员实现DSP有三种选择:他们可以使用DSP处理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其极大的NRE和较长研制周期使其对许多设计而言并不适用。定制ASIC的研制周期可达一年之久,比最终产品的使用寿命都长。FPGA已占居较大的市场份额,因为其能提供比DSP处理器更好的吞吐量,而且没有ASIC的极大NRE和较长研制周期。 因此,常常将基于ARM的MCU和FPGA结合使用来实现这些设计,其中FPGA实现设计的DSP部分。然而,FPGA也有其自身的不足--最突出的是功耗很高(静态功耗接近2W),且性能比ASIC慢。FPGA时钟用于逻辑执行时通常限制为50MHz,而ASIC可以400MHz或更高频率执行逻辑。其他缺点还包括在IP载入基于SRAM的FPGA时安全性还不够理想,成本也较高。尽管FPGA成本已迅速降低,但价格通常在10,000片左右就不再下降,因此仍比较昂贵。 新型可定制Atmel处理器(CAP)MCU具有的门密度、单元成本、性能和功耗接近基于单元的ASIC,而NRE较低且开发时间较快。与基于ARM的非可定制标准产品MCU一样,不需要单独的ARM许可。 可定制MCU利用新型金属可编程单元结构(MPCF)ASIC技术,其门密度介于170K门/mm2与210K门/mm2之间,与基于单元的ASIC相当。例如,实现D触发器(DFF)的MPCF单元与标准的单元DFF都使用130nm的工艺,所用面积差不多相同。
上传时间: 2013-10-29
上传用户:xymbian
摘要:针对新一代高性能单时钟/机器周期的STC12C系列单片机由于执行速度远高于传统的51单片机而不能直接使用原有单片机程序的问题,采用Keil软件的性能分析器来计算Atmel单片机的执行时间;通过手工计算修改程序段的执行时间,使STC12C系列单片机的执行时间满足数字温度传感器DS18B20的时序要求。测试结果表明STC12C2052能正确读取DS18B20的温度转换值,此方法对于具有时序要求的可编程器件的使用具有一定的参考价值。关键词:STC12C单片机;DS18B20;时序;编程
上传时间: 2013-11-19
上传用户:nairui21
摘要:应用复杂可编程逻辑器件CPLD和微控制器MPU技术,设计了符合俄罗斯OCT18977-79 和PTM1495-75航空数据总线标准的多通道串行双极性数字发送电路。该电路结构简单、使用灵活、可靠性高,可广泛应用于俄制机载设备的检测及仿真试验。关键词:复杂可编程逻辑器;航空数据总线;ARINC429
上传时间: 2013-10-11
上传用户:风行天下
在超声技术日益发展的今天,一个高质量的超声信号源成为各种超声产品的主动力。传统模拟超声信号源的智能化控制尚不完善,只能直接产生适当频率的电信号,用以驱动特定的超声波换能器。这对于信号源的合理利用是一个较大的弊端。本文介绍了一种采用单片机与复杂可编程逻辑器件(CPLD)相结合的方法设计的新型任意波形发生器(AWG)。其中波形合成采用了直接数字合成(DDS)技术。本系统能输出频率和幅度可调的多种标准函数波以及任意波形。信号频率范围覆盖超低频和高频,同时极大地提高了频率的分辨率和准确度,因此可以用它代替常用的模拟超声信号源。本系统采用单片机(AT89S52)对整机的输入、输出过程和波形数据采集进行控制。高速的CPLD(EPM7128S)将波形数据从存储器(AT28C256)中读出并送给波形生成DAC(AD7524)进行转换,形成所要的波形。并通过改变幅度控制DAC(DAC0832)的输入值来调节输出波形的峰值。用户通过面板上的矩阵键盘和1602液晶模块进行人机交互。串行E2PROM(AT24C02)实现了波形数据掉电保存功能。任意波形数据既可由输入的模拟信号经A/D转换后获得,也可采用具备RS-232接口的手写板直接输入。
上传时间: 2013-11-25
上传用户:wvbxj
摘 要:本文以日本东芝公司的线阵CCD器件TCD1206SUP为例,在研究了线阵CCD器件工作原理和驱动电路波形的基础上,介绍了采用图形式层次设计方法,用复杂可编程逻辑器件(CPLD)设计线阵CCD驱动脉冲的实现方法。用一片EPM7064设计出TCD1206SUP正常工作所需的驱动波形,减小了驱动器的体积。讨论了电路的工作原理和设计特点,同时给出了电路原理图和CPLD电路的时序仿真波形。关键词:电荷耦合器件;复杂可编程逻辑器件;线阵CCD;驱动时序;驱动电路
上传时间: 2013-11-04
上传用户:75119158
本应用指南讨论 Xilinx 的复杂可编程逻辑器件 (CPLD)、现场可编程门阵列 (FPGA) 和 PROM 系列的配置与编程选项,并演示了各系列最常用的部分配置方法。
上传时间: 2013-11-08
上传用户:xianglee
复杂可编程逻辑器件(CPLD)结合了专用集成电路和DSP 的优势,既具有很高的处理速度,又具有一定的灵活性。因此,基于CPLD 的数字调制系统的研究具有重要的实际意义。本文论述了如何用CPLD 实现PSK 数字调制系统的方法。
上传时间: 2013-11-15
上传用户:caoyuanyuan1818