本文介绍了可编程定时器8253的基本使用方法和源程序
上传时间: 2015-04-29
上传用户:wpt
该文阐述了现场可编程逻辑器件FPGA的主要特点,应用FPGA芯片和VHDL硬件描述语言设计的模拟示波器数字信号显示系统的设计原理和设计方法。
上传时间: 2013-11-26
上传用户:yph853211
这是mentor公司modelsim软件的高级调试技巧培训。对于从事可编程逻辑系统开发的工程师们,这是非常必要掌握的知识。
上传时间: 2015-05-03
上传用户:jiahao131
用复杂可编程逻辑器件(CPLD)实现的数字钟控系统
上传时间: 2015-06-02
上传用户:xymbian
FCKeditor 很强的可视化编辑器.支持asp,php等多种web编程语言.(要支持jsp需另下载插件) 开源免费.
上传时间: 2014-01-19
上传用户:hxy200501
可编程逻辑设计的程序!24位十进制频率计!可使EDA实验年箱测量指定频率!
上传时间: 2014-01-11
上传用户:wys0120
这是用AHDL语言即abel语言编写的逻辑可编程器件原代码!供大家参考!
上传时间: 2014-01-07
上传用户:wpwpwlxwlx
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性。
上传时间: 2014-07-27
上传用户:llandlu
虽然Windows下可视化开发工具如VC、Delphi、C++ Builder等都有专用的定时器控件Timer,而且使用很方便,可以实现一定的定时功能,但最小计时精度仅为55ms,且定时器消息在多任务操作系统中的优先级很低,不能得到及时响应,往往不能满足实时控制环境下的应用。不过Microsoft公司在Win32 API函数库中已经为用户提供了一组用于高精度计时的底层函数,如果用户使用得当,计时精度可到1ms。这个计时精度、对于一般的实时系统控制完全可以满足要求。现将由C++ Builder 4.0提供的重新封装后的一组与时间相关的主要接口函数(函数名、参数、功能与Win32 API基本相同)说明如下:
标签: Windows Builder Delphi Timer
上传时间: 2013-12-21
上传用户:康郎
32K点的fftVHDL实现,可直接在可编程逻辑器件上运行实现
上传时间: 2015-07-24
上传用户:lx9076