总线接口的详细介绍,可在可编程逻辑电路上实现
上传时间: 2013-12-15
上传用户:13681659100
8051的IP软核,使用硬件描述语言编写,可以下载到FPGA/CPLD中作为片上系统的处理器
上传时间: 2014-08-18
上传用户:lhc9102
利用EDA工具和硬件描述语言(HDL),根据产品的特定要求设计性能价格比高的片上系统,是目前国际上广泛使用的方法。与传统的设计方法不同,在设计开始阶段并不一定需要具体的单片微控制器(MCU)和开发系统(仿真器)以及带有外围电路的线路板来进行调试,所需要的只是由集成电路制造厂家提供的用HDL描述的MCU核和各种外围器件的HDL模块。设计人员在EDA工具提供的虚拟环境下,不但可以编写和调试汇编程序,也可以用HDL设计、仿真和调试具有自己特色的快速算法电路和接口,并通过综合和布线工具自动转换为电路结构,与制造厂家的单元库、宏库及硬核对应起来,通过仿真验证后,即可投片制成专用的片上系统(SOC)集成电路。
上传时间: 2015-09-05
上传用户:cmc_68289287
硬件模块代码,用于片上系统设计,完成对AT24C系列存储芯片的读写
上传时间: 2013-12-22
上传用户:Zxcvbnm
硬件模块代码,用于片上系统设计仿真验证,完成对AT24C02B的功能和时序模拟
上传时间: 2016-02-21
上传用户:rocwangdp
现在有些工厂的技术人员或其它业余电子开发者搞出来的某些产品,不是电路太复杂,就是功能太简单且极易被仿制。究其原因,可能就卡在产品未使用单片机或其它可编程逻辑器件上。
上传时间: 2014-01-09
上传用户:qq1604324866
现场电子技术应用中包含了硬件(HW)、硬件加软件(HW+SW)、固件(FW)3个层次。这3个层次也可以说是现代电子技术应用的3人发展阶段。自1997年以来,电子技术应用又增加了一个新的层次——片上系统(SOC)层次。SOC技术概念和应用技术层次的出现,标志着现代电子技术应用进入了SOC阶段。
上传时间: 2013-12-23
上传用户:wsf950131
本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好的性能。
标签: SMBus
上传时间: 2013-11-28
上传用户:xuanchangri
百度关于JTAG接口的介绍。JTAG是英文“Joint Test Action Group的词头字母的简写,该组织成立于1985 年,是由几家主要的电子制造商发起制订的PCB 和IC 测试标准。JTAG 建议于1990 年被IEEE 批准为IEEE1149.1-1990 测试访问端口和边界扫描结构标准。该标准规定了进行边界扫描所需要的硬件和软件。自从1990 年批准后,IEEE 分别于1993 年和1995 年对该标准作了补充,形成了现在使用的IEEE1149.1a-1993 和IEEE1149.1b-1994。JTAG 主要应用于:电路的边界扫描测试和可编程芯片的在系统编程。
上传时间: 2015-05-11
上传用户:啦啦啦bbb
本文将会描述一个基于S0C和AD9361的一个较完整的软件无线电收发系统,论文讲述的系统最主要的由两个部分组成:集成了ARM和FPGA的片上系统(SOC)以及将射频前端集成到一起的射频捷变收发器AD9361芯片,这两部分是该系统的核心部分。论文完成了对系统的理论研究、设计搭建和应用的验证,主要内容为:第一、分析研究了软件无线电技术的发展和现状,讨论了这一综合技术所用到的重要技术,并结合本系统对设计一个完整的软件无线电系统做了分析和总结。第二、将本文主要讲述的软件无线电系统按照SOC和AD9361两个部分,分别做了详细的讲解。完成了整个系统的搭建,包括硬件、软件和操作系统的搭建,并将每一步做了详细的介绍。第三、将搭建好的系统进行了实践操作,验证了系统对无线信号的接收和发射等基本功能。用数学工具MATLAB对波形和滤波器做了设计,并通过信号的波形验证了设计的正确性。最后根据一个设计要求将系统创新性的用在了调频广播信号处理上,并依照设计要求场合对完成的系统进行了功能的验证,解决了调频广播信号的隧道内覆盖的问题。
上传时间: 2022-07-11
上传用户: