虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

可控硅调光器

  • 基于ARM的开关磁阻电机驱动系统设计

    开关磁阻电机是电机技术与现代电力电子技术、微机控制技术相结合的产物,既具有结构简单坚固、成本低、容错能力强,耐高温等优点,又在高度发展的电力电子和微机控制技术的支持下获得了良好的可控性能,目前己经在多个工业部门得到应用。因此,开关磁阻电机在驱动调速领域有着良好的发展前景。本论文在对前人成果的广泛了解和研究基础上,以philip公司生产的LPC2101为主控芯片,充分利用其高速运算能力和面向电机控制的高效控制能力,设计并制作了SRM控制器与系统软件。本文以开关磁阻电机的调速控制策略及其控制实现方法为主要研究内容,对开关磁阻电机的数学模型、功率变换器技术、控制策略、控制方案的实现进行了全面深入的研究。 全文的研究工作分为五个部分,第一部分介绍了开关磁阻电机调速系统的构成及基本工作原理,综述了开关磁阻电机的国内外发展现状、特点及研究动向,总结了开关磁阻电机系统存在的技术问题,提出了本文的研究目的和主要研究内容。 第二部分引用并讨论了SR电动机的基本数学模型和准线性数学模型,然后基于此重点分析了与电动机运行特性密切相关的相电流波形与转子角位移的函数关系,最后根据课题所关心的控制系统设计,在理论分析的基础上提出了SR电动机控制方案并进行了原理性分析,对SR电动机各个运行阶段的特点进行分析并初步提出控制方案。 第三部分对SR电动机调速系统的硬件设计进行了详细说明,主要包括以LPC2101为核心的控制系统的研究与设计,根据SR电机的控制特点,尽可能地开发了LPC2101的硬件资源和软件资源,使控制系统具有很高的控制精度和灵活性,然后对功率变换器进行了设计和制作,分析了各种主电路形式的优缺点,采用了新型IGBT功率管作为主开关元器件,使功率变换器结构得到简化,设计了IGBT的功率驱动电路,并专门设计了电压钳位电路和诸如过压、过流保护等保护单元,保证了整个系统安全可靠地运行,然后分析了SR电动机控制系统位置传感器检测电路设计、电流及电压斩波电路设计、电流检测及保护电路设计等。 第四部分主要介绍了系统的总体控制思想,分析了各个运行阶段的控制策略,对控制策略的软件实现进行了设计,并给出了软件实现的具体流程图,直观地体现了软件编程思想。最后,对系统进行了实验研究及分析。目前,该控制系统已调试完毕,基本实现预期功能。 本文对以ARM为控制核心的开关磁阻电动机控制系统进行了研究,得出了基于有位置传感器检测的控制方案。针对SR电机的控制特点,充分利用了ARM的硬件资源,采用PID数字调节,发出相通断信号和PWM信号,并和电流、电压等保护信号相结合,实现对主功率元件的通断控制。并且设计了相应的外围硬件检测、保护、控制及人机接口电路,使控制系统结构紧凑,可靠性高;系统的控制软件设计,采用模块化的程序设计方法,增强了系统的可读性及可维护性,实现了一种电压斩波和电流斩波控制相结合的控制方式;结合系统的硬件设计,开发了相应的软件模块,使系统具有完善的保护和控制性能。 本系统经过试验,调速范围可达100~2000转/分,效率较高,性能优良,验证了控制思想和控制方法的正确性。

    标签: ARM 开关磁阻 电机驱动 系统设计

    上传时间: 2013-04-24

    上传用户:独孤求源

  • easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件

    easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件

    标签: easy 3.0 2.0 pro

    上传时间: 2013-07-25

    上传用户:qazwsc

  • 基于DTMF的解码器设计

    本文介绍了DTMF 解码芯片MT8870 的功能和特点,给出了在解码器中与89C51 单片机的接口电路,说明了解码器的工作原理抗干扰措施。关键词:单片机抗干扰 DTMF 解码监控

    标签: DTMF 解码器

    上传时间: 2013-05-17

    上传用户:tuilp1a

  • 光电隔离器6N137应用

    高速光电隔离器6N137应用,高频PWM输出隔离器件

    标签: 6N137 光电隔离器

    上传时间: 2013-04-24

    上传用户:907070592

  • IEEE80211a物理层关键技术研究——FIR滤波器与Viterbi译码器的FPGA实现

    无线局域网(WLAN,Wireless Local Area Network)是未来移动通信系统的重要组成部分.为了满足用户高速率、方便灵活的接入互联网的需求,WLAN的研究和建设正在世界范围内如火如荼的展开.由于摆脱了有线连接的束缚,无线局域网具有移动性好、成本低和不会出现线缆故障等特点.该文对无线局域网的主流协议IEEE 802.11a的物理层实现技术进行了系统的研究和分析,并采用可编程ASIC器件FPGA,设计实现了物理层基带处理的关键模块,为今后形成具有自主知识产权的IP核奠定了基础.该文研究内容得到了天津市信息化办公室"宽带无线局域网关键技术研究"项目经费的支持.该文在对IEEE 802.11a协议深入研究的基础上,提出了物理层的实现方案和功能模块划分.重点研究了实现基带处理的关键模块:FIR滤波器、卷积码编码器以及(2,1,7)Viterbi译码器的实现算法和硬件结构.在Viterbi译码器的设计中,

    标签: Viterbi 80211a 80211 IEEE

    上传时间: 2013-06-19

    上传用户:xinzhch

  • LOBS边缘节点突发包组装和光板FPGA实现

    近年来提出的光突发交换OBS(Optical.Burst Switching)技术,结合了光路交换(OCS)与光分组交换(OPS)的优点,有效支持高突发、高速率的多种业务,成为目前研究的热点和前沿。 本论文围绕国家“863”计划资助课题“光突发交换关键技术和试验系统”,主要涉及两个方面:LOBS边缘节点核心板和光板FPGA的实现方案,重点关注于边缘节点核心板突发包组装算法。 本文第一章首先介绍LOBS网络的背景、架构,分析了LOBS网络的关键技术,然后介绍了本论文后续章节研究的主要内容。 第二章介绍了LOBS边缘节点的总体结构,主要由核心板和光板组成。核心板包括千兆以太网物理层接入芯片,突发包组装FPGA,突发包调度FPGA,SDRAM以及背板驱动芯片($2064)等硬件模块。光板包括$2064,发射FPGA,接收FPGA,光发射机,光接收机,CDR等硬件模块。论文对这些软硬件资源进行了详细介绍,重点关注于各FPGA与其余硬件资源的接口。 第三章阐明了LOBS边缘节点FPGA的具体实现方法,分为核心板突发包组装FPGA和光板FPGA两部分。核心板FPGA对数据和描述信息分别存储,仅对描述信息进行处理,提高了组装效率。在维护突发包信息时,实时查询和更新FEC配置表,保证了对FEE状态表维护的灵活性。在读写SDRAM时都采用整页突发读写模式,对MAC帧整帧一次性写入,读取时采用超前预读模式,对SDRAM内存的使用采取即时申请方式,十分灵活高效。光板FPGA分为发射和接收两个方向,主要是将进入FPGA的数据进行同步后按照指定的格式发送。 第四章总结了论文的主要内容,并对LOBS技术进行展望。本论文组帧算法采用动态组装参数表的方法,可以充分支持各种扩展,包括自适应动态组装算法。

    标签: LOBS FPGA 节点

    上传时间: 2013-05-26

    上传用户:AbuGe

  • 并网逆变器

    并网逆变器并网逆变器并网逆变器并网逆变器

    标签: 并网逆变器

    上传时间: 2013-04-24

    上传用户:jyycc

  • 汉字ASCII码-Unicode码转化器(转换工具)

    汉字ASCII码-Unicode码转化器(转换工具)

    标签: Unicode ASCII 汉字 转化器

    上传时间: 2013-07-16

    上传用户:hustfanenze

  • 8位电流模模数转换器设计研究

    8位电流模模数转换器设计研究 8位电流模模数转换器设计研究

    标签: 8位 电流模 模数转换器

    上传时间: 2013-06-21

    上传用户:kaixinxin196

  • FPGA用于160Gbs高速光纤通信系统中PMD补偿的研究

    偏振模色散(PMD)是限制光通信系统向高速率和大容量扩展的主要障碍,尤其是160Gb/s光传输系统中,由PMD引起的脉冲畸变现象更加严重。为了克服PMD带来的危害,国内外已经开始了对PMD补偿的研究。但是目前的补偿系统复杂、成本高且补偿效果不理想,因此采用前向纠错(FEC)和偏振扰偏器配合抑制PMD的方法,可以实现低成本的PMD补偿。 在实验中将扰偏器连入光时分复用系统,通过观察其工作前后的脉冲波形,发现扰偏器的应用改善了系统的性能。随着系统速率的提高,对扰偏器速率的要求也随之提高,目前市场上扰偏器的速率无法满足160Gb/s光传输系统要求。通过对偏振扰偏器原理的分析,决定采用高速控制电路驱动偏振控制器的方法来实现高速扰偏器的设计。扰偏器采用铌酸锂偏振控制器,其响应时间小于100ns,是目前偏振控制器能够达到的最高速率,但是将其用于160Gb/s高速光通信系统扰偏时,这个速率仍然偏低,因此,提出采用多段铌酸锂晶体并行扰偏的方法,弥补铌酸锂偏振控制器速率低的问题。通过对几种处理器的分析和比较,选择DSP+FPGA作为控制端,DSP芯片用于产生随机数据,FPGA芯片具有丰富的I/O引脚,工作频率高,可以实现大量数据的快速并行输出。这样的方案可以充分发挥DSP和FPGA各自的优势。另外对数模转换芯片也要求响应速度快,本论文以FPGA为核心,完成了FPGA与其它芯片的接口电路设计。在QuartusⅡ集成环境中进行FPGA的开发,使用VHDL语言和原理图输入法进行电路设计。 本文设计的偏振扰偏器在高速控制电路的驱动下,可以实现大量的数据处理,采用多段铌酸锂晶体并行工作的方法,可以提高偏振扰偏器的速率。利用本方案制作的扰偏器具有高扰偏速率,适合应用于160Gb/s光通信系统中进行PMD补偿。

    标签: FPGA 160 Gbs PMD

    上传时间: 2013-04-24

    上传用户:suxuan110425