虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

变频正弦信号发生器

  • VIP专区-嵌入式/单片机编程源码精选合集系列(83)

    VIP专区-嵌入式/单片机编程源码精选合集系列(83)资源包含以下内容:1. TI MSP430 I2C模块实现 日历时钟系统设计方案的源码 全部代码.2. 基于TI MSP430 的SmartMedia卡的本地存储系统源码.3. Altera CycloneIII_Starter_Kit 开发板原理图.4. 嵌入式程序.5. 飞利普ARM2132电路原理图及PCB图,protel99格式。.6. 在Quartus下使用D触发器来加入延迟.7. USB转并口 含有PCB和原理图 速度已经有所改善.8. Jennic ZigBee中文开发指南.9. cs8900网卡在嵌入式系统中的驱动,网上很少有此网卡驱动的源代码,并且cs8900的datasheet写的非常乱,这个网卡驱动是我用了快2个星期弄出来的,分享给大家,希望大家少走弯路..10. 本人购买的嵌入式系统开发板里面带的光盘资料,非常有用的实时操作系统,源代码开发..11. 嵌入式系统开发.在S3C44B0X处理器下的一个相当于pc电脑的BIOS,主要实现系统启动以及初始化功能.非常底层的代码..12. 杭州立宇泰的s3c2410开发板的USB启动代码,里有usb驱动.可降低usb开发的难度..13. 串口阿啊啊 啊啊几个拉开觉得福阿德司法阿斯顿金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太网测试程序.开发环境:ads. 连好网线,在windows下.16. 液晶FM12864-1驱动程序.17. Maxim实时时钟芯片DS1302驱动程序.18. ADI芯片AD7705驱动程序.19. GM8125芯片的驱动程序.20. 新型网络芯片enc28j60驱动程序.21. 北京合众达电子技术有限责任公司用于DSP图像处理程序设计文献.22. 基于fpga和sopc的用VHDL语言编写的EDA含异步清0和同步时钟使能的加法计数器.23. 基于fpga和sopc的用VHDL语言编写的EDA7段数码显示译码器.24. 基于fpga和sopc的用VHDL语言编写的EDA8段数码显示译码器.25. 基于fpga和sopc的用VHDL语言编写的EDA数控分频器.26. 基于fpga和sopc的用VHDL语言编写的EDA正弦信号发生器.27. 基于fpga和sopc的用VHDL语言编写的EDA8位16进制频率计.28. 基于fpga和sopc的用VHDL语言编写的EDA序列检测器.29. 基于fpga和sopc的用VHDL语言编写的EDA的ADC0809采样控制电路.30. 基于fpga和sopc的用VHDL语言编写的EDA数据采集电路和简易存储示波器.31. 基于fpga和sopc的用VHDL语言编写的EDA比较器和D/A器件实现.32. 基于fpga和sopc的用VHDL语言编写的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL语言编写的EDA乐曲硬件演奏电路.34. 基于fpga和sopc的用VHDL语言编写的EDA乒乓球游戏电路.35. 基于fpga和sopc的用VHDL语言编写的EDA等精度频率设计.36. 基于fpga和sopc的用VHDL语言编写的EDA采样高速A/D的存储示波器.37. 基于fpga和sopc的用VHDL语言编写的EDA信号采集与频谱分析电路.38. 基于fpga和sopc的用VHDL语言编写的EDA的DDS信号发生器.39. 基于fpga和sopc的用VHDL语言编写的EDA数字移相信号发生器.40. 基于fpga和sopc的用VHDL语言编写的EDA的PS/2鼠标键盘控制模块.

    标签:

    上传时间: 2013-04-15

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(134)

    VIP专区-嵌入式/单片机编程源码精选合集系列(134)资源包含以下内容:1. 讲述了如何用C语言编写八位嵌入式MCU程序,内容涉及数据类型和变量,函数库,优化和测试嵌入式C语言程序等,书中穿插有样例工程..2. 一款液晶RT240128GB的以8080方式控制的底层驱动源代码程序,非常难得,放血奉献!.3. 嵌入式开发的书籍.4. ARM应用程序开发.5. 基于DD的数字移相正弦信号发生器设计 EDA技术在全国大学生设计竞赛中的应用.6. 44B0中,bootloader初始化用到的函数库.7. plc s7-200 modbus 例程.8. NXP ARM7串口通讯程序.9. 生态系统仿真实验.10. 这是基于UCOS-II嵌入式实时操作系统开发的脑中报警程序代码.11. 基于ARM的LED显示程序.12. ARM芯片LPC2131的一个小程序.13. ARM芯片LPC2131的一个中断时钟小程序.14. ARM芯片LPC2131的一个完整的中断时钟程序.15. 三星s3c2460开发板完整原理图 SMDK2460A_416_CPUbd_Schematic SMDK2460A_496_Schematic.16. 未写入字模程序和字符显示程序段.17. Intel StrataFlash® Embedded Memory(P30).18. atmel-at89c52中文资料,atmel应用者的资料。Yy.19. 这个Demo程序是应用在FreeRTOS上的PIC24应用Demo.20. PLC、DCS、FCS三大控制系统的特点和差异.21. 德国倍福电气有限公司(TwinCAT)PLC编程手册.22. 基于80C51单片机源码公开的Small RTOS v1.20.3-,C-C++,单片机开发/SCM 内含单片机源码rtos随想曲,Small RTOS 下dp-51例子 最新版.23. 使用Embeded Visual C++开发通讯终端及应用实例代码分析(Level 200).24. 嵌入式系统体系结构 编程与设计 分十二章节 介绍软件和硬件设计及集成方法.25. 之前在 embedded linux 上写 keypad driver 参考的源代码,有写 keypad driver 需要的朋友可以参考.26. 他人的PCI设计经验.27. TI的DM355原理图.28. ZLG DP-668 开发板原理图 对应我上传的程序.29. usb转换成串口的最新电路图共大家设计参考.30. 用M16驱动步进电机 ,实现三种驱动方式: 单四拍驱动、双四拍驱动、单双八拍驱动.31. MC系列单片机浮点运算子程序.32. 合众达 TI 5502 开发板 原理图.33. MSP430F133控制 TH7122发射的C程序原代码,IAR C.34. MSP430F133 控制TH7122的原理图和印制板图.35. TH7122 的MSP430F133接收程序,10.7MHz中频,IAR C.36. steve maguire 编著的。并不时向大多数书一样从最基本的c语法讲起。而是从自己多年的编程经验总结.37. 这是一部关于如何用C++开发嵌入式系统的书。书中给出了一些开发例程。.38. Bpline曲线生成.39. vod 项目软件源代码.40. 嵌入式开发中主机与开发之间通信的tftp软件.

    标签: GSM 521 手机维修

    上传时间: 2013-07-28

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(137)

    VIP专区-嵌入式/单片机编程源码精选合集系列(137)资源包含以下内容:1. 可以从字库中提取中文字的字模点阵信息,可分为12X12、14X14、16X16、24X24.2. ST Flash loader的2次开发接口源码.3. C8051 IC SPEC资料,相信对于大家有帮助..4. SmartARM2214开发板原理图.5. 关于spi的接口程序.6. arm嵌入式应用.7. 介绍PCB中的走线粗细与电流大小的关系..8. RC500读写源程序5[1].6.9. Spanion的关于NAND Flash的ECC算法的简单比较.10. ecos cvs version lwip-tcpip nat addon patch..11. Embeded Software Development With eCos eCos必备之书.12. ZLG_GUI在uC_OS的使用.13. 看到的比较全面的Eclipse教程.14. TI TMS320C5509A开发板原理图.15. 智能车开发板的原理图.16. fat文件系统的源码 老外写的FAT32文件系统 还是有用的.17. 本文件系统实现的一个类似于DOS/WINDOWS的文件管理系统.18. Atmega128单片机的LCD显示 开发环境ICCAVR.19. 基于ZigBee通讯协议的设计与实现.20. 嵌入式三星2410板子上实现通信服务。共分为接收端和发送端两部分.21. 此程序是在blackfin下实在的ide硬盘的程序.22. GSM短信LED条屏控制板,STC单片机+29C040+62256.23. ST7920 控制器系列中文图形液晶模块显示程序(C语言).24. 普林斯顿大学的本科嵌入式系统设计的讲义。讲述覆盖了嵌入式设计的各个方面.25. P437_军用软件开发规范 P437_军用软件开发规范.26. wince 启动时 自动加载 SD卡 应用程序.27. ,2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技.28. 支持s3c4510的bios。感觉其实现的方式还是比较巧妙的。而且网上还有对该源码的学习日志。很是有利于大家学习.29. 基于Nuleus操作系统和s3c4510的编写的EFC。已经包含了该EFC的设计说明。这是个实际产品的代码.30. CPLD驱动显示器的VGA口.31. 基于MFRC500读卡芯片的完整读卡程序.32. i2c introductions.33. 此文件为zigbee2006协议栈源码.34. 基于QT60xx0的I2C接口开发.35. STM32F10xxx USB开发者套件.36. 关于台湾研华远程以太网模块上位机控制源代码.37. 关于台湾研华远程以太网模块上位机控制源代码.38. 关于台湾研华远程以太网模块上位机控制源代码.39. 关于台湾研华远程以太网模块上位机控制源代码.40. 关于台湾研华远程以太网模块上位机控制源代码.

    标签: Demonstrator Release USB HID

    上传时间: 2013-04-15

    上传用户:eeworm

  • 基于FPGA函数信号发生器的设计与实现.rar

    任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。

    标签: FPGA 函数信号发生器

    上传时间: 2013-08-03

    上传用户:1079836864

  • 双信号快速测频技术及FPGA实现

    建立在数据率转换技术之上的宽带数字侦察接收机要求能够实现高截获概率、高灵敏度、近乎实时的信号处理能力。双信号数据率转换技术是宽带数字侦察接收机关键技术之一,是解决宽带数字接收机中前端高速ADC采样的高速数据流与后端DSP处理速度之间瓶颈问题的可行方案。测频技术以及带通滤波,即宽带数字下变频技术,是实现数据率转换系统的关键技术。本文首先介绍了宽带数字侦察接收关键技术之一的数据率转换技术,着重研究了快速、高精度双信号测频算法以及实验系统硬件实现。论文主要工作如下: (1)分析了现代电子侦察环境下的信号特征,指出宽带数字接收机必须满足宽监视带宽、流水作业以及近实时的响应时间。给出了一种频率引导式的数字接收机方案,简要介绍这种接收机的关键技术——快速、高精度频率估计以及高效的数据率转换。 (2)介绍了FFT技术在测频算法中的应用,比较了FFT专用芯片及其优点和缺点,指出为了满足实时处理要求,必须选用FPGA设计FFT模块。 (3)在分析常规的插值算法基础上,提出了一种单信号的快速插值频率估计方法,只需三个FFT变换系数的实部构造频率修正项,计算量低。该方法具有精度高、测频速率快的特点。 (4)基于DFT理论和自相关理论,提出了结合FFT和自相关的双信号频率估计算法。该方法先用DFT估计其中一个信号的频率和幅度,以此频率对信号解调并对消该频率成分,最后利用自相关理论估计出另一个信号的频率。 (5)基于DFT理论和FFT技术,研究了信号平方与FFT结合的双信号频率估计算法。根据信号中两频率分量的幅度比,只需一次一维平方信号谱峰搜索,就可以得到双信号的和频与差频分量的估计值,并利用插值技术提高测频精度。该算法能够精确地估计频率间隔小的双信号频率,且容易地扩展到复信号,FPGA硬件实现容易。 (6)基于现代谱分析理论,研究了基于AR(2)模型的双信号频率估计算法。方法在利用AR(2)模型系数估计双正弦信号频率之和的同时,利用FFT快速测频算法估计其中强信号分量的频率值。算法仿真验证和性能分析表明了提出的算法能快速高精度地估计双信号频率。 (7)给出了基于频谱重心算法的雷达双信号频率估计的FPGA硬件实现架构,并进行了时序仿真。 (8)讨论了双信号带宽匹配接收系统的硬件设计方案,给出了快速测频及带宽估计模块设计。

    标签: FPGA 信号 测频

    上传时间: 2013-06-02

    上传用户:youke111

  • AVR的多功能波形发生器.pdf

    如何应用PC的基础语言进行波形函数值运算求得对应函数值再加以存盘例如正弦波三角波对数波调变波等或其它各种函数具体方法如下取函数值文件与主程序连接形成一智能型多功能函数信号发生器在WAVRASM程序下作调试然后将程序转换烧写在AVR内PROM或AVR扩展系统的多组并联输出控制中插于正弦公司所设计开发的SN-AVREP万用实验开发电路中即研制出一部微电脑智能型多功能函数波信号发生器这是本实验的主要目的

    标签: AVR 多功能 波形发生器

    上传时间: 2013-05-18

    上传用户:sh19831212

  • 基于FPGA的数字合成信号发生器

    直接数字频率合成(DDS)技术采用全数字的合成方法,所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。 在理论上对DDS的原理及其输出信号的性能进行了分析,采用FPGA实现了任意波形发生器,能够产生三角波、锯齿波、调频波、调相波、调幅波和碎发等十几种波形,并能通过串行口下载任意波形。在设计频率调制电路时采用了频率字运算单元和相位累加器相结合的结构,该方法既可实现宽带线性调频,又可实现非线性调频。完成了软件和硬件的设计和调试。对实验样机进行了测试,结果表明性能指标达到了设计要求。

    标签: FPGA 数字 合成 信号发生器

    上传时间: 2013-05-26

    上传用户:1234567890qqq

  • 基于FPGA的DDS基本信号发生器的设计

      本设计基于DDS原理和FPGA技术按照顺序存储方式,将对正弦波、方波、三角波、锯齿波四种波形的取样数据依次全部存储在ROM波形表里,通过外接设备拨扭开关和键盘控制所需波形信号的输出,最终将波形信息显示在LCD液晶显示屏上。各硬件模块之间的协调工作通过嵌入式软核处理器NiosⅡ用编程实现控制。本设计所搭建的LCD12864控制器是通过编程实现的IP核。

    标签: FPGA DDS 信号发生器

    上传时间: 2013-11-09

    上传用户:xfbs821

  • 模电函数发生器课程设计报告

    模电函数发生器课程设计报告, 现在我们通过对函数信号发生器的原理以及构成设计一个能变换出三角波、正弦波、方波的简易发生器。我们通过对电路的分析,参数的确定选择出一种最适合本课题的方案。在达到课题要求的前提下保证经济、方便、优化的设计策略。

    标签: 模电函数发生器 报告

    上传时间: 2014-01-14

    上传用户:qiao8960

  • 基于声卡的信号发生和示波器设计

    功能是:基于声卡的虚拟信号发生器和基于声卡的虚拟示波器 信号发生器是:1、以声卡代替DAQ作为输出卡,2、能发生的信号包括:正弦波、三角波、方波、斜波、调幅、调频、随机、指数、对数、微分、积分及任意公式信号,3、具有存储功能 示波器:1、、以声卡代替DAQ作为输入卡,2、具有频谱分析、储存记忆、多种滤波、多种信号分析与处理功能

    标签: 声卡 信号发生 波器设计

    上传时间: 2013-10-10

    上传用户:xiaodu1124